TI KeyStone TMS320C6678和Xilinx Kintex-7 FPGA硬件资源详解.pdf

TI KeyStone TMS320C6678和Xilinx Kintex-7 FPGA硬件资源详解.pdf

  1. 1、本文档共18页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
TI KeyStone TMS320C6678和Xilinx Kintex-7 FPGA硬件资源详解

TI KeyStone TMS320C6678 + Xilinx Kintex-7 FPGA 硬件中文资料整理 Revision History Draft Date Revision No. Description 2016/09/ 13 V1.0 1.初始版本。 目 录 1 开发板简介 3 2 典型运用领域 5 3 通讯原理 5 4 硬件参数 8 5 软件参数 10 6 开发资料 11 7 电气特性 11 8 机械尺寸图 12 9 核心板参数 13 10 技术支持 15 附录A 开发例程 15 1 开发板简介  基于TI KeyStone C66x 多核定点/浮点DSP TMS320C6678 + Xilinx Kintex-7 FPGA 处理器;  TMS320C6678 集成8 个C66x 核,每核主频1.0G/1.25GHz,运算速度高达320GMACS 和160GFLOPS ,FPGA XC7K325T 逻辑单元325K 个,DSP Slice 840 个;  T MS320C6678 与FPGA 通过EMIF、I2C、PCIe、SRIO 等通讯接口连接,其中PCIe、SRIO 每路传输速度最高可达到5GBaud ;  工业级FMC 连接器,支持高速ADC 和DAC 等FMC 标准模块;  DSP 2 个千兆网口,FPGA 1 个千兆网口,资源丰富拓展能力强;  SFP+光纤接口,传输速率可高达10Gbit/s;  支持CameraLink 输入输出、VGA 输出等拓展模块;  支持裸机和SYS/BIOS 操作系统。 图1 TL6678FI-EasyEVM 正面图 图2 TL6678FI-EasyEVM 侧视图 图3 TL6678-EasyEVM 正面图 图4 TL-K7FMC 正面图 广州创龙基于TI KeyStone C66x 多核DSP 设计的TL6678FI-EasyEVM 是一款DSP+FPGA 高速大数据采集处理架构开发板,适用于高端图像处理、高速大数据传输和音视频等大 数据采集处理领域。 此设计通过TMS320C6678 的EMIF、I2C、PCIe、SRIO 等通信接口将板卡结合在一起, 组成DSP+FPGA 架构,实现了需求独特、灵活、功能强大的DSP+FPGA 高速数据采集处理 系统。 SOM-TL6678 引出CPU 全部资源信号引脚,二次开发极其容易,客户只需要专注上层 运用,降低了开发难度和时间成本,让产品快速上市,及时抢占市场先机。不仅提供丰 富的 Demo 程序,还提供 DSP 核间通信开发教程,全面的技术支持,协助客户进行底板 设计和调试以及多核软件开发。 2 典型运用领域  数据采集处理显示系统Telecom Tower :远端射频单元 (RRU)  高速数据采集和生成  高速数据采集处理系统  高端图像处理设备  高端音视频数据处理  通信系统 3 通讯原理 图5 大数据采集原理框图 (1)FMC 连接器可接入高速ADC 和DAC 标准模块。FPGA 同步采集两路AD 模拟输入信 号,可实现对AD 数据进行预滤波处理,AD 采样率最高可达250MSPS 。另外一路DAC 可 输出任意幅值和任意波形的并行DA 数据,更新速率175MSPS。 (2 )高速数据传输部分由EMIF、I2C、PCIe、SRIO 等通信接口构成。大规模吞吐量的AD 和DA 数据,可通过SRIO 和PCIe 接口在DSP 和FPGA 之间进行高速稳定传输;DSP 可通 过 EMIF 总线对 FPGA 进行逻辑控制和进行中等规模吞吐量的数据交换,同时可通过 I2C 对FPGA 端进行初始化设置和参数配置。 (3 )高速数据处理部分由DSP 核和算法库构成。可实现对AD 和 DA 数据进行时域、频 域、幅值等信号参数进行实时变换处理(如FFT 变换、FIR 滤波等)。 (4 )视频采集、输出拓展部分由CameraLink 输入输出模块、VGA 输出模块、千兆网等 部分

文档评论(0)

xxj1658888 + 关注
实名认证
内容提供者

教师资格证持证人

该用户很懒,什么也没介绍

领域认证该用户于2024年04月12日上传了教师资格证

1亿VIP精品文档

相关文档