第2讲 Intel 8086_8088的结构.pdfVIP

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
第2讲 Intel 8086_8088的结构

第二讲 Intel 8086/8088的结构 (郑学坚教材第四章,课件更加详细) 一、微型计算机结构 二、 INTEL 8086/8088结构 ▲重点 一、微型计算机结构 (简介) 1、微型计算机外部结构 2 、微型计算机内部结构 1、微型计算机外部结构 微型计算机外部结构如下图所示(三总线结构 ) 地址总线AB 微 I/O 输出设备 处 ROM RAM 接口 理 输入设备 器 数据总线DB CPU 控制总线CB 微型计算机外部结构 由上图看出,微机与外部交换信息通过总线控制。 采用三总线结构AB 、DB 、CB. 三组总线: 地址总线 AB(ADDRESS BUS): CPU输出地址信号。单向, 可寻址内存单元,外设接口。 数据总线 DB(DATA BUS): 双向,实现CPU 与内存单元、I/O 数据传送。 控制总线 CB(CONTROL BUS): 传送控制信号。 2 、 微型计算机内部结构 内部—— 内部为了减少连线所占面积,采用单总线,即: 内部所有单元电路都挂在内部总线上,分时使用总线。 通常微处理机内部结构及外部连接方法如下图所示。 DB7~DB0 数据总线缓冲器/锁存器 内部数据总线 累加器 暂存寄存 标志寄存 指令寄存 多路转换开关 (8位) 器(8) 器 器 寄 存 通用寄存器阵列 锁存器 器 (8) 算术逻辑单 指令 选 元 译码器 择 堆栈指示器SP(16) ALU 程序计数器PC(16) 加1器/减1器地址锁 存器 十进制调整 定时与控制 地址缓冲器 中断 I/O 存储器

您可能关注的文档

文档评论(0)

xxj1658888 + 关注
实名认证
文档贡献者

教师资格证持证人

该用户很懒,什么也没介绍

领域认证该用户于2024年04月12日上传了教师资格证

1亿VIP精品文档

相关文档