- 1、本文档共77页,可阅读全部内容。
- 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
- 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
第5章 微型计算机的存储器 本章主要目标 5.1 存储器概述 5.2 半导体存储器分类及性能指标 5.2.1 半导体存储器分类 5.2.2 半导体存储器主要指标 5.2.2 半导体存储器主要指标 5.3 随机存取存储器 一、SRAM SRAM一般结构 典型SRAM芯片62256 典型SRAM芯片62256 典型SRAM芯片62256 二、DRAM 5.4 只读存储器 一、掩膜ROM 二、PROM 三、EPROM EPROM典型芯片27512 四、E2PROM和Flash E2PROM和Flash典型芯片 5.5 IBM PC/XT的内存空间分配 5.6 存储器的扩展 地址译码常用方法 线选法 部分译码法 全译码法 地址译码实现方法 例1 符合要求的全译码电路 例2 符合要求的全译码电路 门电路译码示例 译码器译码示例 常用PLD器件简介 PLD译码示例 一、位扩展 位扩展示例 二、字扩展 字扩展示例 字扩展示例地址范围 三、字位全扩展 字位全扩展示例 字位全扩展示例地址 5.7 微机内存层次结构 一、主存储器 存储器组织 8位存储器组织-8088 *补充:8086的16位存储器接口 *8086的16位存储器接口 1)独立的存储体译码器 2)独立的存储体写选通 16位存储器组织-8086/80286 32存储器组织-80386/80486 64位存储器组织-Pentium-Pentium 4 存储器模块简介 二、高速缓冲存储器 三、虚拟内存 5.8 CMOS/ROM BIOS/SHADOW RAM 对CMOS RAM操作 二、ROM BIOS ROM BIOS的组成 三、Shadow RAM 课堂练习 课堂练习 课堂练习 课堂练习 课堂练习 课堂练习 课堂练习2 课堂练习2 课堂练习3 习题 BIOS程序主要分为三部分。 自检及初始化程序 测试计算机工作状态是否良好。在开机到计算机开始工作之间会产生延迟,有时把它称作加电自检(POST)。这部分包括系统建立、加电自检、初始化以及磁盘自举等。 ROM BIOS例程:系统启动后的主体。 系统参数设置:设置系统的参数并存入CMOS中。 1.含义:影子内存即Shadow RAM的内容是ROM BIOS的“影子”。 2.功能:用来存放各种ROM BIOS的内容,或者说Shadow RAM中的内容是ROM BIOS的拷贝。 第5章 微型计算机的存储器 5.8 CMOS/ROM BIOS/SHADOW RAM 结束 1、已知一个存储器子系统如图所示,试指出其中RAM和EPROM的存储容量以及各自的地址范围。 RAM CS WE A 14 A 12 A 11 D 7 ~ D 0 CPU I / O 1 ~ I / O 8 Y 0 Y 1 Y 7 G 1 G 2 B G 2 A A C B RD 74 LS 138 WR A 10 ~ A 0 OE A 19 A 13 M / IO A 18 A 16 A 15 A 17 A 10 ~ A 0 OE CE A 11 A 10 ~ A 0 Y 5 Y 6 EPROM D 7 ~ D 0 2、利用EPROM 2732(4K×8位)、SRAM6116(2K×8位)及译码器74LS138,设计一个存储容量为16KB ROM和8KB RAM的存储子系统。 要求ROM的地址范围为F8000H~FBFFFH,RAM的地址范围为FC000H~FDFFFH。 系统地址总线20位(A0~A19),数据总线8位(D0~D7),控制信号为RD#、WR#、M#/IO(低为访问存储器,高为访问I/O接口)。 3、基于PX/XT总线,利用SRAM628512(512K×8位) 、EPROM 27512(64K×8位)芯片设计存储器容量为1MB的存储系统。 要求RAM区占512KB,地址范围:00000H-7FFFFH、ROM区占128KB,地址范围:E0000H-FFFFFH。 D0 ~ D7 A0 ~ A12 ④ 8K*8 D0~7 ③ 8K*8 D0~7 ② 8K*8 D0~7 CS1 ① 8K*8 D0~7 用门电路完成片选译码,电路结构看起来比较复杂。 A19 A18 A17 A16 A13 A14 A15 M//IO R/W 用译码器代替门电路完成片选译码,电路工作稳定,结构简练。 2-4 译码器 CS R/W D0 ~ D7 A0 ~ A12 A19 A18 A17 A16 A13 A14 A15 M//IO ④ 8K*8 D0~7 ③ 8K*8 D0~7 ② 8K*8 D0~7 CS1 ① 8K*8 D0~7 要求:利用基本门电
文档评论(0)