第6章 生成报表及文件.ppt

  1. 1、本文档共13页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
第6章 生成报表和文件 本章要点 报表文件简介 生成ERC报告 Protel网络表格式 生成生成网络表 生成元器件列表 生成交叉参考元器件列表 生成层次设计组织列表 6.1 报表文件介绍 Protel DXP中提供了多种报表,包括ERC表、网络表、元器件列表、 层次设计组织列表等,下面对这些报表进行简要介绍。(祥见书) (1)ERC报告 (2)网络表 (3)元器件列表 (4)层次设计组织列表 6.2 产生ERC报告 ERC(Electrical Rule Check)即电气规则检查。主要用于在进行PCB设计 之前,对电路原理图中电路连接匹配的正确性进行检验。执行完该检查后,系 统将自动在原理图中有错的地方加以标记,从而方便用户检查错误,提高设计 质量和效率。 6.2.1 产生ERC报告 在对所绘原理图进行ERC检测之前应对ERC规则进行设置。ERC规则进行设 置在“Options for Project”对话框实现,执行Project→Project Options命 令,将弹出如图6-1所示的对话框。其中涉及到电路原理图检查的有Error Reporting(错误报告)和Connection Matrix(连接矩阵)两个。下面对这两个 选项卡的相应设置进行简要介绍。 (祥见书) 6.2 产生ERC报告 6.2 产生ERC报告 6.2.2 ERC报告分析 若我们在图6-4所示的电路原理图上多加上一个电阻,如图6-7所示。然后利 用前面的方法再对该电路原理图进行ERC检测,将生成如图6-8所示的ERC错 误报告。(该错误报告包含的信息祥见书) 6.3 网络表 6.3.1 Protel网络表格式 标准Protel网络表文件是简单的ASCII码文本文件,共包含两部分: 元器件描述和元器件的网络连接描述。下面对这两种格式的特征进行 简要描述。(祥见书) 6. 3 网络表 6.3.2 生成网络表 下面以如图6-11所示的555定时器组成的振荡器电路原理图为例,讲 述生成网络表的方法。 (祥见书) 6.4 生成元器件列表 元器件列表主要用于整理电路原理图或一个项目中的所有元器件,主要包括元器件的名称、标注和封装等。下面以图6-13所示的振荡器原理图为例,讲述元器件列表的生成过程以及列表中各选项的功能。 (祥见书) 6.5 生成层次式设计组织列表 层次设计组织列表能够列出一张或多张层次原理图的层次结构。下面以系统自带的原理图文件“Mixer.SchDoc”为例,如图6-16所示,说明生成层次式设计组织列表的方法。 (祥见书) 6.6 生成交叉参考元件列表 交叉参考元器件列表可以列出一张或多张原理图中每个元器件的类型、所在元器件库名称、元器件描述等参数。下面仍以系统自带的原理图文件“Mixer.SchDoc”为例,如图6-18所示,说明生成元器件交叉参考列表的方法。 (祥见书) 6.7 软件演示综合范例 目标:以图6-20所示的模拟电路原理图为例,同时生成几种元器件报表。通过该实例的练习,读者可以初步掌握生成元器件的几种主要列表的方法,为后面的PCB设计打下基础。 (软件演示) 6.8 本章小结 本章主要介绍Protel DXP所提供的各种报表的作用以及生成这些报表的步骤和方法。 Protel DXP中提供了多种报表,包括ERC表、网络表、元器件列表、层次设计组织列表。 在进行PCB设计之前,通常应对电路原理图的正确性进行检验即进行电气规则检查(ERC:Electrical Rule Check)。该检查主要用于测试电路连接匹配的正确性。执行完该检查后,系统将自动在原理图中有错的地方加以标记,从而方便用户检查错误,提高设计质量和效率。 虽然Protel DXP提供了双向同步功能,使得由电路原理图设计向PCB设计转化过程中不必再生成网络表,但网络表作为原理图设计与PCB设计的桥梁与纽带的作用仍未改变,我们可以利用网络列表进行快速查错,执行Design→Netlist→Protel命令,即可生成网络表文件。 元器件列表主要用于整理一个电路或一个项目中的所有元器件,主要包括元器件名称、序号、封装形式等信息,利用该表,用户可以对设计中所用到的元器件进行快速检查,执行Rport→Bill of Materials命令,即可生成元器件列表。 层次设计组织列表主要用于描述层次式设计文件中所包含的原理图文件的文件名以及相互之间的层次关系,可以使用户一目了然地看出设计项目中原理图的层次关系,尤其适合大型项目的设计,执行Report→Re

文档评论(0)

kehan123 + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档