- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
基于FPGA的温度显示系统剖析
生产实习报告
基于FPGA的温度显示系统
现代电子系统质量提高工程报告
专 业: 电子科学与技术
班 级: 电子12-1
姓 名:
学 号: 1206040124 生产实习任务极其完成情况
设计任务
设计了一种基于FPGA和LM75A的温度测量系统。硬件设计上,系统以EP4CE6E22C8N为主控芯片,采用数字温度传感器LM75A 检测环境温度,并利用LM75A 自带的IIC 总线接口传输数据,通过数码管将温度实时显示出来;软件设计上,采用自顶向下模块化设计思想,先设计出IIC 通信模块、温度显示模块,然后再编写顶层模块,将 2 个模块整合。
电路图
程序流程图
编写的程序
(一)功能模块:
library ieee;
use ieee.std_logic_1164.all;
use ieee.std_logic_unsigned.all;
use ieee.std_logic_arith.all;
--实体--
entity at24c08 is
port(
clk : in std_logic; --时钟信号
rst : in std_logic; --复位信号
scl : out std_logic; --i2c时钟线
sda : inout std_logic; --i2c数据线
urv_1 : in std_logic; --上限值1
urv_2 : in std_logic; --上限值2
sel : out std_logic_vector(3 downto 0);
seg : out std_logic_vector(7 downto 0);
beep : out std_logic --蜂鸣器输出信号线
);
end at24c08;
--结构体--
architecture arch_at24c08 of at24c08 is
signal clk_sslow : std_logic;
signal counter : std_logic_vector(23 downto 0);
signal readdata_reg_buf : std_logic_vector(15 downto 0);
signal readdata_ten : integer range 0 to 24564;
signal readdata_std : std_logic_vector(15 downto 0);
signal qian : std_logic_vector(3 downto 0);
signal bai : std_logic_vector(3 downto 0);
signal shi : std_logic_vector(3 downto 0);
signal ge : std_logic_vector(3 downto 0);
signal qian_0 : integer range 0 to 10;
signal bai_0 : integer range 0 to 10;
signal shi_0 : integer range 0 to 10;
signal ge_0 : integer range 0 to 10;
--数码管部分信号
signal sel_0 : std_logic_vector(3 downto 0);
signal seg_0 : std_logic_vector(7 downto 0);
signal count : std_logic_vector(13 downto 0);
signal clk_slow : std_logic;
signal scan_num : std_logic_vector(1 downto 0);
signal seg_data_buf : std_logic_vector(3 downto 0);
--i2c部分信号
signal sda_buf : std_logic; --i2c输入/输出数据寄存器
signal link : std_logic; --sda输入输出方向寄存器
signal readdata_reg : std_logic_vect
原创力文档


文档评论(0)