- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
基于Libero的数字逻辑设计仿真及验证实验实验报告剖析
计算机 学院 专业 班__组、学号
姓名 协作者______________ 教师评定_________________
实验题目 基于Libero的数字逻辑设计仿真及验证实验
熟悉EDA工具的使用;仿真基本门电路。
仿真组合逻辑电路。
仿真时序逻辑电路。
基本门电路、组合电路和时序电路的程序烧录及验证。
数字逻辑综合设计仿真及验证。
实验报告
1、基本门电路
一、实验目的
1、了解基于Verilog的基本门电路的设计及其验证。
2、熟悉利用EDA工具进行设计及仿真的流程。
3、学习针对实际门电路芯片74HC00、74HC02、74HC04、74HC08、74HC32、74HC86进行VerilogHDL设计的方法。
二、实验环境
Libero仿真软件。
三、实验内容
1、掌握Libero软件的使用方法。
2、进行针对74系列基本门电路的设计,并完成相应的仿真实验。
3、参考教材中相应章节的设计代码、测试平台代码(可自行编程),完成74HC00、74HC02、74HC04、74HC08、74HC32、74HC86相应的设计、综合及仿真。
4、提交针对基本门电路的综合结果,以及相应的仿真结果。
四、实验结果和数据处理
1、门电路模块及测试平台代码清单
注:文件命名要求。
工程(project)名要求:学号末4位+下划线+BasGate,例如陈静(3212005896)的工程名为“5896_BasGate”。
设计代码文件名1:要求同上,即“5896_BasGate.v”。
测试平台文件名:自己定义。
(1)// 模块一:2输入与门、或门、与非、或非、异或门各一,输入信号(1位A,1位B),输出信号(Y1,Y2,Y3,Y4,Y5)
module gates_1(A,B,Y1,Y2,Y3,Y4,Y5);
input A,B;
output Y1,Y2,Y3,Y4,Y5;
assign Y1=AB;
assign Y2=A|B;
assign Y3=~(AB);
assign Y4=~(A|B);
assign Y5=A^B;
endmodule
(2)// 模块二:6个非门(同74HC04)
module gates_2(A,Y);
input [1:6]A;
output [1:6]Y;
assign Y=~A;
endmodule
(3)测试平台代码
`timescale 1ns/1ns
module testgates_1();
reg A,B;
wire Y1,Y2,Y3,Y4,Y5;
gates_1 v1(A,B,Y1,Y2,Y3,Y4,Y5);
initial
begin
A=0;B=0;
#10 B=1;
#10 A=1;
#10 B=0;
#10;
end
endmodule
module testgates_2();
reg [1:6]A;
wire [1:6]Y;
gates_2 v2(A,Y);
initial
begin
A=000001;
#10 A=A1;
#10 A=A1;
#10 A=A1;
#10 A=A1;
#10 A=A1;
end
endmodule
2、模块一第一次仿真结果(截图)。将波形窗口背景设为白色,调整窗口至合适大小,使波形能完整显示,对窗口截图。后面实验中的仿真使用相同方法处理)
模块二第一次仿真结果(截图)
3、模块一综合结果(截图)。(将相关窗口调至合适大小,使RTL图能完整显示,对窗口截图,后面实验中的综合使用相同方法处理)
4、模块一第二次仿真结果(综合后)(截图)。回答输出信号是否有延迟,延迟时间约为多少?
延迟约为300ps左右。
模块一第三次仿真结果(布局布线后)(截图)。回答输出信号是否有延迟,延迟时间约为多少?分析是否有出现竞争冒险。
延迟时间约为4500ps左右,无竞争冒险。
6、模块一布局布线的引脚分配(截图)。
7、烧录(请老师检查)。
2、组合逻辑电路
一、实验目的
1、了解基于Verilog的组合逻辑电路的设计及其验证。
2、熟悉利用EDA工具进行设计及仿真的流程。
3、学习针对实际组合逻辑电路芯片74HC148、74HC138、74HC153、74HC85、74HC283、74HC4511进行Verilog
您可能关注的文档
- 基于AT89C51单片机的电子计算器的课程设计剖析.doc
- 基于AT89C51单片机的交通灯控制系统设计剖析.ppt
- 基于AT89C52电子密码锁设计剖析.doc
- (公选课)第三章信息化教学设计与评价精选.ppt
- 基于AT89S51单片机的太阳能控制器设计与制作剖析.doc
- 基于AT89S52单片机交通灯控制系统的设计剖析.doc
- 基于ARMCONTEXA8的智能家居系统设计剖析.doc
- 基于51单片机的智能红外遥控书法小车的设计剖析.doc
- 基于AT89S52的16LED摇摇棒-用于合并剖析.doc
- 基于BP神经网络的旅游人流量预测方法研究开题报告剖析.doc
- 2026年中国能源建设集团辽宁电力勘测设计院有限公司招聘备考题库及一套完整答案详解.docx
- 2026年中物流建设开发(北京)有限公司招聘备考题库及答案详解参考.docx
- 2026年中国电子工程设计院股份有限公司招聘备考题库带答案详解.docx
- 2026年中铝国际贸易集团有限公司招聘备考题库及参考答案详解一套.docx
- 2026年中国联合网络通信有限公司上海市分公司招聘备考题库及一套完整答案详解.docx
- 2026年中国船舶重工集团衡远科技有限公司招聘备考题库含答案详解.docx
- 2026年中国能源建设集团广东电力工程局有限公司招聘备考题库及完整答案详解一套.docx
- 2026年佛冈县石角镇公开招聘新城社区专职网格员备考题库及一套答案详解.docx
- 2026年华创证券有限责任公司上海分公司招聘备考题库有答案详解.docx
- 2026年中国科学院声学研究所南海研究站招聘备考题库有答案详解.docx
最近下载
- 病态窦房结综合征护理查房.pptx VIP
- 《生物监测》教学课件—01利用水生生物监测水质.ppt VIP
- 光伏工程建设标准强制性条文实施计划方案-范本.pdf VIP
- 青海省西宁市2024-2025学年八年级上学期期末调研测试物理试卷.docx VIP
- JB/T7688.1-2008冶金起重机技术条件第1部分:通用要求.pdf VIP
- 中储粮-内环流控温储粮技术标准-2017.pdf VIP
- 电竞场馆建设规范.pdf VIP
- LST-粮油储藏 内环流储粮技术规程.pdf VIP
- JGJ215-2010:建筑施工升降机安装、使用、拆卸安全技术规程.pdf VIP
- 入党志愿书(全电子版).pdf VIP
原创力文档


文档评论(0)