第2讲ARM体系结构报告.ppt

* 3.8 ARM体系的异常 复位异常 当nRESET信号被拉低时,ARM处理器放弃正在执行的指令,等到nRESET信号再次变高时,处理器执行以下操作: 强制M[4:0]变为b10011,系统进入管理模式; 将CPSR中的标志位I和F置位,IRQ与FIQ中断被禁止; 将CPSR中的标志位T清零,处理器处于ARM状态; 强制PC从地址0x00开始对下一条指令进行取指; 返回到ARM状态并恢复执行。 * 3.8 ARM体系的异常 中断请求异常 只有当CPSR中相应的中断屏蔽位被清除时,才可能发生IRQ异常,中断请求(IRQ)异常由一个nIRQ输入端的低电平所产生的正常中断。 注:中断异常产生时,中断异常模式下的R14保存的是PC的值。 取指 译码 执行 取指 译码 执行 取指 译码 执行 周期4 周期5 周期1 周期2 周期3 PC-8 指令1 指令2 指令3 PC-4 PC 中断发生周期 指令1的执行不会中断; 异常程序结束时返回到指令2; 进入中断服务程序时,指令3地址被保存在R14中。 * 程序运行在用户模式下,当一个IRQ异常中断发生时,内核切换到“中断模式”,并自动的做如下处理: 3.8 ARM体系的异常 进入IRQ异常模式 R0~R12 R13_usr R14_usr R1

您可能关注的文档

文档评论(0)

1亿VIP精品文档

相关文档