- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
C题DDS发生器
2017 年大学生电子设计竞赛南京理工大学选拔赛赛题
C 题:DDS 发生器
一、任务
设计并制作如图 1 所示的DDS 发生器。
图 1 DDS 发生器电路原理框图
二、要求
1. 基本要求
(1)在输入时钟40MHz 情况下,可配置输出0~1MHz 正弦信号。
(2 )利用MSP430 配置DDS 发生器、可灵活输出正弦信号。
(3 )以 FPGA 为核心器件,配合MSP430 、模拟电路等。
2. 发挥部分
(1)在输入时钟40MHz 情况下,可配置输出0~1MHz IQ 正交信号。
(2 )其他。
三、说明
1. 图1 中DDS 核心模块利用FPGA 实现。
2. MSP430 主要完成DDS 的参数配置。
共2 页,C-1
四、评分标准 (120 分)
满
项目 主要内容
分
比较与选择
方案论证 3
方案描述
提高效率的方法
理论分析与计算 功率因素调整方法 6
稳压控制方法
主电路与器件选择
电路与程序设计 控制电路与控制程序 6
设计报告
保护电路
测试方案及测试条件
测试方案与测试
测试结果及完整性 3
结果
测试结果分析
设计报告结构及 摘要、设计报告正文结构、公式、
2
规范性 图文的规范性
总分 20
完成 (1) 35
基本要求 完成 (2 ) 15
文档评论(0)