- 1
- 0
- 约1.31万字
- 约 35页
- 2017-06-11 发布于辽宁
- 举报
基于cpld的频率计本科论文
山东理工大学
毕业设计(论文)
题 目:基于CPLD的频率计设计
学 院: 电气与电子工程学院
专 业: 电子信息工程
学生姓名:
学 号:
指导教师:
毕业设计(论文)时间:二О一三 年 2月 20日~ 6 月8日 共 16 周
摘要
频率检测是电子领域里最基本的测量,也是最重要的测量。由于频率信号抗干扰能力强、易于传输,可以得到相对较高的测量精度,因此频率测量方法的研究也受到越来越多的关注。基于传统测频原理的频率计的测量精度将随被测信号频率的下降而降低,本次设计中共提出了四种设计方案,通过论证最终决定用等精度的测量方法来完成本次频率计的设计。
在本次设计中选择AT89C51单片机和CPLD的结合来实现。其中单片机完成整个测量电路的测试控制、数据处理和显示输出;CPLD主要完成频率测量功能,频率的测量范围在1HZ—1MHZ之间,其中测量误差在1HZ;键盘信号由AT89C51单片机进行处理,它从CPLD读回计数数据并进行运算,向显示电路输出测量结果;显示器电路采用5段LED动态显示,由1个74HC138译码器和74HC573锁存器驱动5个数码管。
关键词: 频率计,EDA技术,CPLD,单片机,等精度测量
Abstract
Frequency detectio
原创力文档

文档评论(0)