微原-第5篇2.ppt

  1. 1、本文档共47页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
5.3 8086的引脚功能与时序 写总线周期 5.3 8086的引脚功能与时序 读总线周期 5.3 8086的引脚功能与时序 其它控制信号 5.3 8086的引脚功能与时序 高电平:表示存储器或I/O端口准备就绪; 低电平:表示存储器或I/O端口未准备好; 13.READY(输入) 准备好信号 CPU在T3 状态检测READY信号,如果READY为低电平,则插入等待状态Tw,同时再次检测READY信号,直到READY为高电平,则进入T4状态,完成本次总线周期。 5.3 8086的引脚功能与时序 高电平:CPU继续处于等待状态; 低电平:CPU执行下一条指令。 14.TEST(输入) 测试信号 当CPU执行WAIT指令的操作时,每隔5个时钟周期对TEST输入端进行一次测试: 5.3 8086的引脚功能与时序 CPU有两类硬件中断: 非可屏蔽中断: NMI 可屏蔽中断: INTR,INTA 5.3 8086的引脚功能与时序 条件:NMI出现上升沿 动作:CPU在执行完现行指令后,立即进入中断服务子程序。 注意:CPU中断响应不受标志寄存器中断允许标志位IF状态的影响。 15.NMI(输入) 非可屏蔽中断请求输入信号 5.3 8086的引脚功能与时序 可屏蔽中断请求输入信号 16.INTR(输入) 条件:INTR高电平 IF=1 动作:CPU发出中断响应信号;从外设读取中断类型号;进入中断服务子程序。 注意: CPU对可屏蔽中断的响应受中断允许标志位IF状态的影响。 5.3 8086的引脚功能与时序 在相邻的两个总线周期中输出两个负脉冲 17.INTA(输出) 中断响应信号 AD 7 ~ AD 0 T 1 T 2 T 3 T 4 T 1 T 1 T 1 T 1 T 2 T 3 T 4 空闲状态 ALE INTA 中断类型号 通知外设,其中断请求被接收 由外设向CPU提供中断类型号 5.3 8086的引脚功能与时序 CPU总线使用权可以由外设控制 总线申请信号: HOLD 总线授予信号: HLDA 5.3 8086的引脚功能与时序 高电平有效; 总线请求响应过程: 18.HOLD(输入) 总线申请信号 5.3 8086的引脚功能与时序 总线请求响应过程: 外部设备向CPU发出总线使用请求(HOLD高电平); CPU让出总线控制权,给出HLDA信号; 外部设备撤消HLOD信号,CPU恢复对总线的控制权。 5.3 8086的引脚功能与时序 19.HLDA(输出) 总线授予信号 高电平有效; CPU让出总线控制权,使CPU所有具有三态的引脚处于高阻状态; HLDA信号与HOLD信号配合使用。 5.3 8086的引脚功能与时序 T1 T4 或 CLK HOLD HLDA ≈ ≈ ≈ 总线请求和总线授予时序 8086 最小方式 系统总线结构 5.3 8086的引脚功能与时序 系统总线 MN / MX CLK READY RESET TEST HOLD HLDA M / IO WR RD ALE BHE NMI INTR INTA + 5 V 时钟 8284 A READY 8086 CPU G 74 LS 373 OE 锁存器 BHE A 19 ~ A 16 AD 15 ~ AD 0 DT / R DEN DIR OE 74 LS 245 收发器 数据总线 D 15 ~ D 0 地址总线 A 19 ~ A 0 控制总线 8086 最小方式 系统总线结构 5.3 8086的引脚功能与时序 作 业 第182页 5.5题 ~ 5.11题 第五章 总线及其形成 第5章 总线及其形成 1. 总线定义及分类 2. 几种常用芯片 3. 8086的引脚功能及时序 4. 系统总线的形成 5. 8088与8086的差异 本教案内容 在系统总线形成中,经常要使用芯片: 三态门 双向三态门 带有三态门输出的锁存器 5.2 几种常用芯片 1. 三态门 典型芯片74LS244 三态门的输出Y由G控制 5.2 几种常用芯片 74LS244逻辑及引脚 74LS244功能 在实际应用中可作为地址总线或控制总线的驱动芯片,也可用为输入端口的接口芯片。 5.2 几种常用芯片 高 阻 2. 双向三态门 典型芯片74LS245 G=1时,A组和B组均为三态 G=0时,DIR控制数据方向 5.2 几种常用芯片 74LS245逻辑及引脚 74LS245功能 在实际应用中可作为数据总线双向驱动器、地址总线或控制总线单向驱动以及输入端口的接口芯片。 5.2 几种常用芯

文档评论(0)

xuefei111 + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档