第3节 字体的动态显示.ppt

  1. 1、本文档共46页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
名 称 高速缓冲 存储器 主存储器 外存储器 简称 Cache 主存 外存    用  途 高速存取指令和数据 存放计算机运行期间的大量程序和数据 存放系统程序和大型数据文件及数据库     特 点 存取速度快,但存储容量小  存取速度较快, 存储容量不大  存储容量大,位成本低,速度慢 存储器的用途和特点 1.存储器的基本组织 (1) 与CPU的连接 主要是 地址线、控制线、数据线 的连接。 (2) 多个芯片连接 设计的存储器容量与实际提供的存储器多有不符。实际使用时,需进行字和位扩展(多个芯片连接),组成所需要的实际的存储器 例如:存储器容量为8K×8,若选用2114芯片(1K × 4),则需要: ——由多个存储器芯片组成一个实际存储器,并与CPU连接。 A0 A12 D0 D7 位扩展法 只加大字长,而存储器的字数与存储器芯片字数一致, 对片子没有选片要求。 用8k*1的片子组成8k*8的存储器需 8 个芯片 地址线——需 13 根 数据线—— 8 根 控制线—— WR接存储器的WE 字扩展法 用16K?8位的芯片组成64 K?8位的存储器需4个芯片 地址线—— 共需16根 片内:(214 = 16384) 14根,选片:2根 数据线—— 8根 控制线 —— WE 最低地址 最高地址 C000 FFFF 00,0000,0000,0000 11,1111,1111,1111 11 11 4 最低地址 最高地址 8000 BFFF 00,0000,0000,0000 11,1111,1111,1111 10 10 3 最低地址 最高地址 4000 7FFF 00,0000,0000,0000 11,1111,1111,1111 01 01 2 最低地址 最高地址 0000 3FFF 00,0000,0000,0000 11,1111,1111,1111 00 00 1 说明 总地址 片内 A13 A12 ……..A1 A0 选片 A15 A14 地址 片号 地址空间分配表 2:4 16K?8 16K?8 16K?8 16K?8 CPU 用1k ? 4 的存储器芯片 2114 组成 2k ? 8 的存储器 字位同时扩展法 两组存储器的地址分配: 第一组 A15 A14 ……A10 A9 A8 A7 …… A0 0 0 0 0, 0 0 0 0, 0 0 0 0, 0 0 0 0 0000 h 0 0 0 0, 0 0 1 1, 1 1 1 1, 1 1 1 1 03FF h 第二组 A15 A14 ……A10 A9 A8 A7 …… A0 0 0 0 0, 0 1 0 0, 0 0 0 0, 0 0 0 0 0400 h 0 0 0 0, 0 1 1 1, 1 1 1 1, 1 1 1 1 07FF h 这种选片的译码方式称为全译码,译出的每一组地址是确定的、唯一的。 也可采用线选控制方式:只用A15-A10中的任意位来控制片选端。 如用A10,而 A15-A11可位任意值; 也可用A11,而A15-A12,A10 可位任意值;等不同组合。 例 设有若干片256K×8位的SRAM芯片,问: (1) 采用字扩展方法构成2048KB的存储器需要多少片SRAM芯片? (2) 该存储器需要多少字节地址位? (3) 画出该存储器与CPU连接的结构图,设CPU的接口信号有地址信号、数据信号、控制信号MREQ#和R/W#。 解:(1) 该存储器需要2048K/256K = 8片SRAM芯片; (2)

文档评论(0)

xuefei111 + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档