四位和非门设计和4位二进制译码器.docVIP

  • 5
  • 0
  • 约1.29万字
  • 约 16页
  • 2017-06-08 发布于湖北
  • 举报
课 程 设 计 题 目: (二) 4输入二进制译码器 2013年月日输入端CMOS与非门电路,其中包括个串联的N沟道增强型MOS管和个并联的P沟道增强型MOS管。每个输入端连到一个N沟道和一个P沟道MOS管的栅极。当输入端A、B、、中只要有一个为低电平时,就会使与它相连的NMOS管截止,与它相连的PMOS管导通,输出为高电平;仅当A、B、、全为高电平时,才会使个串联的NMOS管都导通,使个并联的PMOS管都截止,输出为低电平。 输出网表文件 HSPICE 读入一个输入网表文件,并将模拟结果存在一个输出列表文件或图形数据文件中,输入文件*.sp包含以下内容: (1)电路网表(子电路和宏、电源等) (2)声明所要使用的库 (3)说明要进行的分析 (4)说明所要求的输出 输入网表文件和库文件可以由原理图的网表生成器或文本编辑器产生。输入网表文件中的第一行必须是标题行,并且.ALTER辅助模型只能出现在文件最后的.END语句之前,除此之外,其它语句可以按任意顺序排列。 三、设计步骤 1、写网表文件 首先在Tanner中将上述原理图绘制出,仿真后确保电路图正确且能够实现与非功能,然后生成网表文件。在文本文档中写出Hspice软件所要求的网表文件,并另存为*.sp文件

文档评论(0)

1亿VIP精品文档

相关文档