FPGA_ASIC-AHB片上系统总线的建模和验证.pdfVIP

  • 30
  • 0
  • 约9.11千字
  • 约 11页
  • 2017-06-09 发布于湖北
  • 举报

FPGA_ASIC-AHB片上系统总线的建模和验证.pdf

电子发烧友 电子技术论坛 AHB 片上系统总线的建模与验证 作者:张辉,董荣胜 来源:微计算机信息 摘 要:如何有效的对 SoC 设计进行验证已经成为缩短设计周期的关键问题。针 对这个问题,本文提出一种形式化建模与验证方法,对片上系统 AMBA 工业总 线规范的 AHB 总线协议进行形式化规格;建立了与 AHB 协议规格对应的有限 状态机和 SMV 模型,使用 CTL 描述了仲裁器的公平性、从单元活性、从单元的 交互操作性、互斥性和无饥饿属性;采用 SMV 模型检验器对 AHB 总线协议模 型的无饥饿属性进行了自动化验证。结果表明所提方法能够有效应用于 SoC 的 验证。 关键词:AHB ;有限状态机;计算树逻辑;符号模型检验 1 引言 随着设计规模的增大和设计复杂度的提高,片上系统(SoC)的验证问题已经成为 缩短设计周期的瓶颈。而 SoC 设计使用总线协议来完成 IP 核之间的数据传输, 因此,为了验证IP 之间的交互作用,必须对总线协议模型进行验证。完全利用 传统的模拟仿真技术对其进行验证变得越来越困难,形式化验证方法正逐渐成为 一种可供选择的实用方法而受到广泛关注[1-3]。目前,片上系统总线主要有 AMBA 总线、CoreConnect 总线和 Wishbone 总线,由于

文档评论(0)

1亿VIP精品文档

相关文档