第 5 章 处理器总线时序及系统总线1.pptVIP

  • 4
  • 0
  • 约1.17万字
  • 约 69页
  • 2017-06-09 发布于湖北
  • 举报
第 5 章 处理器总线时序和系统总线 5.1 8086的引脚功能 8086微处理器是一个双列直插式、40个引脚的器件,它的引脚功能与系统的组态有关。 1. 8086 CPU的两种组态 当8086 CPU与存储器和外设构成一个计算机的硬件系统时,根据所连的存储器和外设的规模,8086可以有两种不同的组态。 最小模式:系统中只有8086一个处理器,所有的控制信号都是由8086CPU产生(MN/MX=1)。 最大模式:系统中可包含一个以上的处理器,比如包含协处理器8087。在系统规模比较大的情况下,系统控制信号不是由8086直接产生,而是通过与8086配套的总线控制器(8288)等形成(MN/MX=0)。 (1) AD15~AD0 (Address Data Bus): 地址/数据复用信号,双向,三态。 (DMA方式下,浮空) T1状态(地址周期)AD15~AD0上为地址信号的低16位A15~A0; T2 ~ T3状态(数据周期)AD15~AD0 上是数据信号D15~D0。 (2) A19/S6~A16/S3 (Address/Status): 地址/状态复用信号,输出。 (DMA方式下,浮空) T1状态A19/S6~A16/S3上是地址的高4位(I/O操作时全是低电

文档评论(0)

1亿VIP精品文档

相关文档