- 27
- 0
- 约1.21万字
- 约 30页
- 2017-06-09 发布于北京
- 举报
学 号 分类号
本科生毕业论文(设计)
题目:
院 (系)
专 业 电子信息工程
班 级
学 生 姓 名
指导教师(职称)
提 交 时 间
版权声明
任何收存和保管本论文各种版本的单位和个人,未经本论文作者同意,不得将本论文转借他人,亦不得随意复制、抄录、拍照或以任何方式传播。否则,引起有碍作者著作权之问题,将可能承担法律责任。
原创性声明
本人郑重声明:所呈交的学位论文,是本人在导师的指导下,独立进行研究工作所取得的成果。除文中已经注明引用的内容外,本论文不含任何其他个人或集体已经发表或撰写过的作品或成果。对本文的研究做出重要贡献的个人和集体,均已在文中以明确方式标明,本声明的法律结果由本人承担。
论文作者签名: 日期: 年 月 日
FPGA的CRC编码器设计
作者 赵鹏
(安康学院电子与信息工程系,陕西安康,725000)
摘 要
(摘要内容包括:
背景(第一段)
研究内容、研究方法、研究结果、结论(第二段)
摘要 关键词:小四黑体
关键词 Design of CRC?encoder based on FPGA
ZHAOPeng
Times New Romans,小四,姓所有字母大写,名连在一起首字母大写,居中
(Department of Electronic and Information Engineering, Ankang University, Ankang, 725000)
Times New Romans,五号,居中
Abstract In data communication in order to reduce the error rate of communication, need to adopt high efficient error control method, cyclic redundancy check CRC (Cyclic Redundancy Check), because the code is simple and effective, anti-jamming performance, is widely applied in the fields of communication and control. Channel coding is a kind of the most commonly used method.
Introduces the principle of CRC algorithm. Taking as an example, and the Altera EDA development tool QuartusII as a compiler, simulation platform, through the Verilog language to achieve the CRC code simulation.
Times New Romans,小四,首行缩进2字符
Abstract和Key Words四号加粗,左齐
Key Words Monitoring system; Smart house; Embedded; Boa server
目 录第一章 绪 论 1
1.1 引言 1
1.2 课题研究背景 2
1.2.1 国内外研究现状 2
1.2.2 关键技术 3
1.3 研究目的及意义 4
1.4 本文工作及内容安排 4
第二章 方案论证 6
2.1 系统方案论证 6
2.1.1 主控器件的选择 6
2.1.2 操控显示部分 6
2.1.3 服务器的选择 6
2.2 系统总体设计 6
2.2.1 系统设计分析 6
2.2.2 系统框图 7
2.3 本章小结与效果展示 7
第三章 硬件设计与搭建 8
3.1 芯片介绍 8
3.1.1 S3C2440介绍 8
3.2 模组介绍 9
3.2.1 GPRS模组 9
3.2.2 温湿度传感器模组 11
3.3 本章小结 11
第四章 软件平台 12
4.1 Linux系统介绍 12
4.2 AT指令集介绍 13
4.3 GPRS的编程 14
4.4 CGI介绍 14
4.5 CGI程序编写 15
4.6 Boa服务器 15
4.7 Boa服务器的搭建 16
第五章 仿真实验和分析 18
5.1 实验场景与实验方法 18
5.1.1 硬件调试 18
5.1.2 软件调试 18
5.2 联机调试 20
第六章 总结与展望 24
参考文献 25
致 谢 26
附录
原创力文档

文档评论(0)