- 1、本文档共7页,可阅读全部内容。
- 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
- 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
【2017年整理】西安交通大学16年9月课程考试《微机原理与接口技术(高起专)》作业考核试题
一、单选题(共 30 道试题,共 60 分。)V 1. 伪指令ENDP告诉汇编程序()
A. 宏定义结束
B. 过程定义结束
C. 段定义结束
D. 过程运行结束
满分:2 分
2. 占用CPU时间最长的数据传送方式是()
A. DMA
B. 中断
C. 查询
D. 无条件
满分:2 分
3. 存取周期是指()
A. 存储器的写入时间
B. 存储器的读出时间
C. 存储器进行连续写操作允许的最短时间间隔
D. 存储器进行连续读/写操作允许的最短时间3间隔
满分:2 分
4. 某系统中,已知建立堆栈时SS=2360H,SP=0800H,经过一段时间后,SP的内容变为0700H,则堆栈中有多少个字的数据()
A. 80H
B. 50H
C. 100
D. 100H
满分:2 分
5. 下面有关MN/MX的叙述正确的是()
A. 是工作模式选择信号,由CPU产生,为高电平时CPU工作在最小模式,为低电平时,CPU工作在最大模式
B. 是工作模式选择信号,由CPU产生,为低电平时CPU工作在最小模式,为高电平时,CPU工作在最大模式
C. 是工作模式选择信号,由外部输入,为低电平时CPU工作在最小模式,为高电平时,CPU工作在最大模式
D. 是工作模式选择信号,由外部输入,为高电平时CPU工作在最小模式,为低电平时,CPU工作在最大模式
满分:2 分
6. 若SI=0053H,BP=0054H,执行SUBSI,BP后,则()
A. CF=0,OF=0
B. CF=0,OF=1
C. CF=1,OF=0
D. CF=1,OF=1
满分:2 分
7. 80486CPU响应中断时,自动压入堆栈的信息是()
A. AX,BX,CX,DX的内容
B. AX,CX的内容
C. CS,IP,SP的内容
D. CS,IP,标志寄存器的内容
满分:2 分
8. 运算器在执行两个用补码表示的整数加法时,判断其是否溢出的规则为()
A. 两个整数相加,若最高位(符号位)有进位,则一定发生溢出
B. 两个整数相加,若结果的符号位为0,则一定发生溢出
C. 两个整数相加,若结果的符号位为1,则一定发生溢出
D. 两个同号的整数相加,若结果的符号位与加数的符号位相反,则一定发生溢出
满分:2 分
9. 已知(BP)=0100H,(DS)=7000H,(SS)=8000H,(80100H)=24H,(80101H)=5AH,(70100H)=01H,(70101H)=02H,指令MOVBX,[BP]执行后,(BX)=()
A. 0102H
B. 0201H
C. 245AH
D. 5A24H
满分:2 分
10. 算术移位指令SAR用于()
A. 带符号数乘2
B. 带符号数除2
C. 无符号数乘2
D. 无符号数除2
满分:2 分
11. 下列有关指令指针寄存器的说法中,哪一个是正确的()
A. IP存放当前正在执行的指令在代码段中的偏移地址
B. IP存放下一条将要执行的指令在代码段中的偏移地址
C. IP存放当前正在执行的指令在存储器中的物理地址
D. IP存放当前正在执行的指令在存储器中的段地址
满分:2 分
12. PC机执行输出指令OUT时,向相应的I/O接口芯片产生的有效控制信号是()
A. AEN
B. IOR
C. IOW
D. ALE
满分:2 分
13. 通常,中断服务程序中的一条STI指令目的是()
A. 允许低一级中断产生
B. 开放所有可屏蔽中断
C. 允许同级中断产生
D. 允许高一级中断产生
满分:2 分
14. 下列总线中,属于局部总线的是()
A. ISA
B. EISA
C. MCA
D. PCI
满分:2 分
15. 设8259A当前最高优先级为IR5,如果要使该中断在下一循环中变为最低优先级,则OCW2应设为()
A.B.C.D. 满分:2 分
16. 计算机工作中只读不写的存储器是()
A. DRAM
B. ROM
C. SRAM
D. EEPROM
满分:2 分
17. 采用高速缓存Cache的目的是()
A. 提高总线速度
B. 提高主存速度
C. 使CPU全速运行
D. 扩大寻址空间
满分:2 分
18. 设某一个单元的物理地址是54321H,则正确的逻辑地址表示为()
A. 4321H:50000H
B. 54320H:1H
C. 5430H:0021H
D. 543
文档评论(0)