数字电子技术基础习题及介绍.doc

  1. 1、本文档共11页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
数字电子技术基础考题 一、填空题:(每空3分,共15分) 1.逻辑函数有四种表示方法,它们分别是( 真值表 )、( 逻辑图 逻辑表达式 卡诺图 2.将2004个“1”异或起来得到的结果是( 0 )。 3.由555定时器构成的三种电路中,( )和( )是脉冲的整形电路。 4.TTL器件输入脚悬空相当于输入( 高 )电平。 )、 not )和 or )运算。 最高 )位。 )、( 主从型 )和边沿型; 8.如果要把一宽脉冲变换为窄脉冲应采用 ( 积分型单稳态 )电路和( CMOS )电路。 10.施密特触发器有( 2)个稳定状态.,多谐振荡器有( 0 )个稳定状态。 11.数字系统按组成方式可分为 功能扩展电路、功能综合 两种; 12.两二进制数相加时,不考虑低位的进位信号是 () 。不仅考虑两个____________相加,而且还考虑来自_______相加的运算电路,称为全加器。时序逻辑电路的输出不仅和___该时刻输入变量的取值______有关,而且还与_电路的状态_______有关4. 一个 JK 触发器有个稳态,它可存储 位二进制数。 若将一个正弦波电压信号转换成同一频率的矩形波,应采用电路。JK触发器改成T触发器的方法是 j=k=t 。 21.N个触发器组成的计数器最多可以组成 2n 进制的计数器。 22.基本RS触发器的约束条件是 rs=0 。 23.对于JK触发器,若,则可完成 T 触发器的逻辑功能;若,则可完成 D 触发器的逻辑功能。 二.数制转换(5分): 1、(11.001)2=(   )16=(   )10 2、(8F.FF)16=(   )2=(   )10 3、( 25.7)10=(   )2=( )16 4、(+1011B)原码=(  )反码=( )补码 5、(-101010B)原码=(  )反码=( )补码 三.函数化简题:(5分) 1、 化简等式 =( ,给定约束条件为:AB+CD=0 2 用卡诺图化简函数为最简单的与或式(画图)。 四.分析题(30分) 1、分析如图所示组合逻辑电路的功能。 2.试分析如图3所示的组合逻辑电路。 (15分) 1). 写出输出逻辑表达式; 2). 化为最简与或式; A B C Y1 Y2 0 0 0 0 0 0 0 1 1 0 0 1 0 1 0 0 1 1 0 1 1 0 0 1 0 1 0 1 0 1 1 1 0 0 1 1 1 1 1 1 3). 列出真值表; 4). 说明逻辑功能。 化简为 全加器 3. 七、分析如下时序电路的逻辑功能,写出电路的驱动方程、状态方程和输出方程,画出电路的状态转换图。(20) 3. 1)据逻辑图写出电路的驱动方程:             求出状态方程:    写出输出方程:C= 列出状态转换表或状态转换图或时序图: 5) 从以上看出,每经过16个时钟信号以后电路的状态循环变化一次;同时,每经过16个时钟脉冲作用后输出端C输出一个脉冲,所以,这是一个十六进制记数器,C端的输出就是进位。 CP Q3 Q2 Q1 Q0 等效十进制数 C 0 0 0 0 0 0 0 1 0 0 0 1 1 0 2 0 0 1 0 2 0 厖 15 1 1 1 1 15 0 16 0 0 0 0 0 0 4.74161组成的电路如题37图所示,分析电路,并回答以下问题 (1)画出电路的状态转换图(Q3Q2Q1Q0); (2)说出电路的功能。(74161的功能见表) 题37图 wu.设计题:(30分) 1.

文档评论(0)

502992 + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档