【2017年整理】PLL带宽对高速串行数据眼图测试结果的影响.docVIP

  • 21
  • 0
  • 约3.69千字
  • 约 12页
  • 2017-06-10 发布于浙江
  • 举报

【2017年整理】PLL带宽对高速串行数据眼图测试结果的影响.doc

【2017年整理】PLL带宽对高速串行数据眼图测试结果的影响

日益普及的串行数据传输有两个主要特点:1.广泛采用差分信号进行数据传输;2.没有专门的时钟传输线路,时钟嵌入在数据里。因此,在系统接收端内部需要时钟恢复电路。接收端时钟恢复方法最常用的是锁相环(PLL)和相位内插(PI)两种方法。相对而言,PLL方法应用更为广泛。图2是一种典型的基于PLL的时钟恢复电路框图。 CDR与PLL简介 PLL的作用简单的来说是产生一个内部信号,去锁住输入信号的相位。讨论两个信号相位的前提是该两个信号的频率一致,这样才有意义,因此锁相环也是锁频回路。假定一固定频率信号: 输入PLL,PLL的输出信号为: 由上述结论得到: 但相位是否相等呢?答案是否定的。实际上,两个信号的相位差是一个定值,其值和起始频率差有关。所以有了第二个重要概念:“锁相不是指相位相同,而是相位差为定值”。PLL的组成如图3所示。 鉴相器(PD)将输入信号与VCO(压控振荡器)输出信号进行对比。环路滤波器对差异进行过滤波,然后用来调整VCO。由于LPF是低通滤波器,只能将相位差的低频部分传输到VCO。因此,PLL仅跟踪低频变化。也就是说,由串行数据的CDR电路恢复得到的Recover Clock只包含低频抖动,这个低频抖动在数据中同时存在,因此这些低频抖动成分对于接收端SerDes电路在以Recover Clock作为参考边沿判决数据0或1时不会产生影响(前提条件是低频抖动分

文档评论(0)

1亿VIP精品文档

相关文档