计算机组成原理JLP_4.1-4.3剖析.pptVIP

  1. 1、本文档共74页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  5. 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  6. 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  7. 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  8. 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
计算机组成原理JLP_4.1-4.3剖析

P272某半导体存储器14KB,0000H~1FFFH为ROM区,2000H~37FFH为RAM区,地址总线A15~A0(低)。数据总线 D7~D0,读/写信号线R/W。选用EPROM芯片(4KB/片);选用RAM芯片(2K×4/片)。 5. 1.计算容量、芯片数 ROM区容量:(1FFFH-0000H+1)=2000H(8K); 芯片数= 8KB/4KB = 2(片) RAM区容量:(37FFH-2000H+1)=1800H(6K); 芯片数= 6KB/ 2K×4 = 6(片) 2.各芯片(组)的地址范围与地址线 3.各芯片(组)片选逻辑式 4.存储器的逻辑图 A15A14A13A12A11A10…A0 0 0 0 0 0 …… 0(0000H) 0 0 0 0 1 …… 1(0FFFH) 0 0 0 1 1 …… 1(1FFFH) 0 0 1 0 0 1… 1(27FFH) 0 0 0 1 0 …… 0(1000H) 0 0 1 0 0 0… 0(2000H) 0 0 1 0 1 0… 0(2800H) 0 0 1 0 1 1… 1(2FFFH) 片选 芯片地址 芯片组 芯片地址 片选信号 片选逻辑 0-4K 1-4K 2-2K 3-2K A11~A0 A11~A0 A10~A0 A10~A0 CS0 CS1 CS2 CS3 A15A14A13A12 A15A14A13A12 A15A14A13A12A11 A15A14A13A12A11 2K×4 2K×4 2K×4 2K×4 4K×8 4K×8 需14位 地址寻址 14KB A13~A0 2K×4 2K×4 0 0 1 1 0 0… 0(3000H) 0 0 1 1 0 1… 1(37FFH) 4-2K A10~A0 CS4 A15A14A13A12A11 (3)画出存储芯片逻辑图 4K×8 8 12 …… 4K×8 8 12 2K×4 4 11 A11~A0 D7~D0 R/W CS0 CS1 CS2 ROM ROM RAM Y0 E3 C B A E1 E2 Y1 Y2 Y3 A12 A13 A14 A15 GND Vcc A11 A11 CS3 2K×4 RAM 4 2K×4 4 11 RAM 2K×4 RAM 4 CS4 A11 实验一 运算器实验(2学时) 时间: 9周(周一)下午 8、9节 实验二 存储器实验(4学时) 时间: 11周(周一)晚上 6:30-9:30 实验三 系统总线与总线接口实验(4学时) 时间: 12周(周一)晚上 6:30-9:30 实验四 微程序控制器实验(2学时) 时间: 13周(周一)下午 8、9节 实验五 CPU与简单模型机设计实验(4学时) 时间: 14周(周一)晚上 6:30-9:30 P272(修改)某半导体存储器16KB,0000H~1FFFH为ROM区,2000H~3FFFH为RAM区,地址总线A15~A0(低)。数据总线 D7~D0,读/写信号线R/W。选用EPROM芯片(4KB/片);选用RAM芯片(2K×4/片)。 5. 1.计算容量、芯片数 2.各芯片(组)的地址范围与地址线(地址范围用十六进制) 3.各芯片(组)片选逻辑式(片选信号采用全译码,译码器用74LS138) 4.存储器的逻辑图 P272某半导体存储器16KB,0000H~1FFFH为ROM区,2000H~3FFFH为RAM区,地址总线A15~A0(低)。数据总线 D7~D0,读/写信号线R/W。选用EPROM芯片(4KB/片);选用RAM芯片(2K×4/片)。 5. 1.计算容量、芯片数 ROM区容量:(1FFFH-0000H+1)=2000H(8K); 芯片数= 8KB/4KB = 2(片) RAM区容量:(3FFFH-2000H+1)=2000H(8K); 芯片数= 8KB/ 2K×4 = 8(片) 2.各芯片(组)的地址范围与地址线 3.各芯片(组)片选逻辑式 4.存储器的逻辑图 A15A14A13A12A11A10…A0 0 0 0 0 0 …… 0(0000H) 0 0 0 0 1 …… 1(0FFFH) 0 0 0 1 1 …… 1(1FFFH) 0 0 1 0 0 1… 1(27FFH) 0 0 0 1 0 …… 0(1000H) 0 0 1 0 0 0… 0(2000H) 0

文档评论(0)

586334000 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档