汇编语言与接口技术(第五章).pptVIP

  • 6
  • 0
  • 约6.5千字
  • 约 46页
  • 2017-06-11 发布于北京
  • 举报
1.指令周期、总线周期和T状态 计算机是在程序控制下工作的,每条指令的执行,都要经过取指,译码,执行三个阶段,这些操作都是在时钟脉冲CLK的统一控制下一步一步进行的,它们都需要一定的时间 5.2.3 8088的时序 T状态→CPU处理动作的最小单位,即一个时钟周期(为系统时钟脉冲的重复周期).如:8088的时钟频率为5MHz,故时钟周期或1个T状态为200ns 指令周期→执行一条指令所需要的时间. 8088中不同指令的指令周期是不等长的.最短2个时钟周期,最长200个时钟周期(如:16位乘除法指令) 总线周期→BIU完成一次访问存储器操作所需要的时间称作一个总线周期。把指令周期划分为一个个总线周期。一个最基本的总线周期由4个时钟周期组成,习惯上称4个状态,即T1,T2,T3,T4状态。只有在CPU和内存或I/O端口之间传递数据以及取指令时,CPU才执行总线周期。 典型的8086/8088总线周期序列: T1状态,将要访问的存储单元或I/O端口的地址送总线上 T2--T4状态,若是写总线周期,则CPU此期间把输出数据送到总线上;若是读总线周期,则CPU在T3到T4期间从总线上输入数据,T2时总线浮空,以使微处理器有个缓冲时间把输出地址的写方式转化为输入数据的读方式。 (1)存储器读周期→由4个T状态组成 存储器读周期和输入周期时序 2.最小组态下的时序 (2)存储

您可能关注的文档

文档评论(0)

1亿VIP精品文档

相关文档