电工电子技术0.ppt

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
电工电子技术0

第十章 组合逻辑电路;10.1 组合逻辑电路的分析与设计;一 组合逻辑电路的分析;例1 分析右图的逻辑电路。;例2 分析右图中的逻辑电路; 从真值表可看出,电路的逻辑功能为:输入相同,输出为0;输入相异,输出为1。;二 组合逻辑电路的设计;A;例4 设三台电动机A、B、C,要求(1)A开机则B也开机;(2)B开机则C也开机。如果不满足上述条件,即发生报警。试写出报警信号表达式,并用与非门实现。;集成门电路芯片74LS00;课堂练习1:下图为两地控制一盏灯的电路。A、B为单刀双掷开关,装在两地。设F=1为灯亮,开关向上,A=1、B=1。试写出灯亮的逻辑式。;0 0 0 0 0 0 ;课堂练习3:举重比赛有三个裁判员A、B、C,另外有一个主裁判D。 A、B、C裁判认为合格时为一票, D裁判认为合格时为二票。多数通过时输出F=1。试用与非门设计多数通过的表决电路。;10.2 编码器与译码器 ;一 编码器;1. 键控编码器(8线-3线二进制编码器);1; ;工作原理:; EI称为输入使能信号或片选信号,低电平有效,EI =0,允许编码; EI =1,禁止编码。 EO为输出使能信号,用于多个编码器的优先级连接,与低一级编码器的EI端相连。当I0~I7 全1时,即没有输入有效信号,则 EO =0,允许低一级编码器编码, 否则,EO =1 ,禁止编码。 S为控制输出标志,与前面的作用相同。;(6)完整的逻辑关系式;(7)逻辑电路;二. 译码器;1.单选通输出译码器( 74138型);1). 输入高电平有效,输出低电平有效 。 2).输入使能端: G1=1 ,G2A=0 ,G2B=0 ,同时满足, 允许译码,否则禁止译码。 3). 各输出的逻辑表达式为: ;0;解:1)将原式转化为最小项表达式;解:设Ai为被减数,Bi为减数,Ci为低位借位,Ci +1为本位借位,Di为差。 1)列真值表;3)画出一位减法器的逻辑图;解:1)写出最小项表达式并进行转换 F=ABC+ABCD+ABCD =m7+m7D+m5D =m7+(m7+m5) D = m7 m7 m5D =Y7 Y7Y5D 2 )逻辑图; ; ; ;功能说明; 试灯输入(LT=0);10.3 选择器与分配器 ;一 数据分配器 ;74138编码器作为数据分配器的功能表;二 数据选择器 ;74LS151 集成电路数??选择器;2. 74LS151 集成电路数据选择器的应用 ;例2 :试用选择器74LS151产生逻辑函数L= XYZ+XYZ+XY ;例3 :试用选择器74LS151实现逻辑函数L= ABC+ACD;例4 :试用选择器74LS151和逻辑门实现逻辑函数 L(A,B,C,D)= ∑m(0,2,5,7,9,12,15); 10.4 加法器;例2 设计一个全加器。;组合逻辑电路的特点是:输出状态只取决于同一时刻的输入状态,简单的组合逻辑电路可由逻辑门电路组成。 分析组合逻辑电路的基本步骤大致是:写出逻辑表达式→逻辑表达式化简和变换→列出真值表→确定功能。 应用逻辑门设计组合逻辑电路的基本步骤是:列出真值表→写出逻辑表达式→画出逻辑图。 常用的中规模组合逻辑器件包括编码器、译码器、数据选择器、加法器等。 应用组合逻辑器件进行组合逻辑电路设计时,应注意: 对逻辑表达式的变换与化简的目的是使其尽可能与组合逻辑器件的形式一致,而不是尽量简化。 当出现只需器件的部分功能时,需要对有关输入、输出信号作适当的处理。当出现一个器件不能满足设计要求的情况时,需要对器件进行扩展。;10.1 10-1 10-3 10-13 10.2 10-17 10-21 10.3 10-20(1) (2)

文档评论(0)

mhk8089 + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档