大规模众核体系结构的并行模拟 - 中国科学院科技论文预发布平台.PDFVIP

大规模众核体系结构的并行模拟 - 中国科学院科技论文预发布平台.PDF

  1. 1、本文档共11页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  5. 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  6. 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  7. 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  8. 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
大规模众核体系结构的并行模拟 - 中国科学院科技论文预发布平台

第 9 卷第 6 期 信息技术快报 Vol.9 No.6 Information Technology Letter Nov. 2011 大规模众核体系结构的并行模拟 叶笑春 范东睿 陈明宇 吕慧伟 摘要:随着芯片内部处理器核数的增多,多核处理器逐渐有向众核方向发展的趋势。而众核这一全新的体 系结构给计算机模拟带来了挑战。串行模拟已经难以满足速度的需求,必须充分利用现有并行宿主机的多 核资源,在保证不损失模拟精度的前提下提升模拟速度。本文以众核和众核集群两种体系结构为例,说明 并行模拟技术在计算机并行体系结构模拟中的必要性和可行性,在众核模拟中,做到精度不变,模拟速度 提升 10 倍;在众核集群模拟中,所模拟的处理器小核总数达到千核规模,并实现了混合的编程运行环境, 为该结构的可扩展性测试提供了基础。 关键词:众核 众核集群 并行模拟 1 v 0 1 引言 5 0 0 在处理器体系结构的研究中,模拟器占有举足轻重的地位。模拟器技术贯穿于整个系统 0 开发的过程之中:开发前期使用模拟器进行粗粒度模拟,以选择出最优的解决方案;开发期 . 6 间对各种微结构进行验证;开发后期用模拟器进行软件开发及测试。在整个硬件系统投入运 0 6 行后,还可以基于模拟器获取单纯依靠硬件系统无法得到的剖析(profiling )信息,对系统 1 进行瓶颈分析及性能优化。在计算机基础研究过程中,模拟器可以模拟出各种现有体系结构 0 甚至未来的新型体系结构,从而可以促进微结构和系统软件的研究。模拟器具有可控及可重 2 : 复等优点,所以是洞察系统行为的重要工具。 v i X 衡量模拟器性能主要有两个指标:模拟速度和模拟精度。在传统的串行模拟中,这两个 a 指标往往不可兼得,提高模拟速度通常会导致模拟精度的损失,反之亦然。所以,如何实现 n 一个在保证模拟速度的同时,又能够保证模拟精度达到预期的模拟器是一个值得研究的问 i h 题。而在当前并行计算资源丰富的情况下,并行模拟显然是一个可行的方案。引入并行框架 c 后,如何进一步模拟更大规模的众核体系结构,实现千核模拟的目标,也是本文关注的一个 重要问题。 2 相关工作 2.1 Graphite [1] Graphite 模拟器是美国麻省理工学院在 2010 年发布的开源模拟器 ,目标性能在 100 至 200 的减速比之间。它的主要特点是使用松散的同步机制,用牺牲模拟精度的方法来提高模 拟速度。 2.1.1 Graphite 的执行方式 Graphite 是一个快速的,高层(high-level )的大规模多核模拟器。对于在模拟器上运行 的应用程序来说,它对自己运行在什么样的宿主机上是完全不知情的。宿主机可以是一个 1 大规模众核体系结构的并行模拟 1 SMP 的多核机器,也可以是一个集群,而不需要对应用进行任何的修改。这与 SimK 并行 模拟框架[2]很相似。在 SimK 中,单个宿主

文档评论(0)

170****0571 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档