- 23
- 0
- 约2.26千字
- 约 17页
- 2017-06-16 发布于湖北
- 举报
实验三逻辑门与加法器、译码显示电路资料
实验三 逻辑门与加法器、译码显示电路 一、实验目的 1.验证逻辑门电路的功能; 2.掌握逻辑门电路的实际应用; 3.掌握全加器的逻辑功能; 4.熟悉加法器及其使用方法; 5.掌握七段译码器和数码管的使用。 二、设计任务与要求 1.基本设计任务与要求 ⑴测试74LS00的逻辑功能。 ⑵分别用74LS00,74LS02,74LS51实现表2所示的逻辑功能。 ⑶要求用与非门74LS00和异或门74LS86设计一个全加器。 ⑷用4位二进制全加器74LS83设计一个余3码至8421码的转换电路。 2.扩展设计任务与要求 ⑴用异或门74LS86设计一个四位二进制数取反电路。要求画出逻辑电路,列出功能表,并通过实验验证。 ⑵用Multisim 7仿真设计一个8421码加法器。注意在满十时即进位。画出逻辑图,列出元件清单。 二、设计任务与要求 三、实验原理 1.与门、与非门电路多余输入端的处理方法 多余输入端与有用的输入端并联使用。 多余输入端接高电平或通过串接限流电阻 接高电平。 2.或门、或非门的多余输入端的处理方法 多余输入端与有用的输入端并联使用。 多余输入端接低电平或接地。 3.显示译码器 显示译码器将8421BCD代码译成数码管所需要的驱动信号,使数码管显示出相应的数字. 4.数码管 数码管由七段发光二极管构成,分为共 阳极、共阴极
原创力文档

文档评论(0)