- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
RS译码的BM迭代算法及其FPGA实现 发布日期:2006-04-21 作者:张辅云 葛建华 来源:电讯技术
摘 要:介绍了运用于RS译码中的BM迭带算法及利用BM迭带进行RS译码的基本原理,同时给出了该算法的FPGA实现,并通过在高清晰度数字电视接收机中验证了设计的可行性与可靠性。 关键词:RS译码;BM迭带算法;FPGA;高清晰度数字电视
一、 引言 RS码是一类具有很强的纠错能力的BCH码,也是一类典型的代数几何码,它首先由里德(Reed)和索罗蒙(Solomon)应用MS多项式于1960年构造出来。在一般的应用中 ,RS码可以作为单码单独使用;而在信道条件极为恶劣的应用中,如移动通信、卫星通信等具有多径衰落特性的信道中,也可以作为外码提供纠错能力更强的串行级联码,这样在不增加译码复杂度的情况下,可以得到高的编码增益和与长码相同的纠错能力,最常见的一种结构就是将RS码作为外码,卷积码作内码的级联码。RS译码主要有时域译码和频域译码,时域译码通常采用BM迭代算法或者欧式算法(Euclid′s Algorithm)。本文主要介绍BM迭代算法原理及以此算法为基础的RS译码器的FPGA实现。 RS译码可分为3步:第一步由接收到的码组计算伴随式;第二步由伴随式计算出错误图样;最后由错误图样和接收码组计算出可能发送的码字。二、BM迭代译码算法的基本原理 时域上的RS译码的关键在于求解错误位置多项式,1966年伯利坎普(Berlekamp)提出了可以由伴随式计算错误位置多项式的迭代译码算法,这极大地加快了求解错误位置多项式的速度,该方法简单且易于实现,从而从工程上解决了RS译码的问题;1969年梅西(Massey)指出了该算法与序列的最短线形移位寄存器综合之间的关系,并进行了简化,因此,此译码算法就称为BM迭代译码算法。 如果由接收码组已经求出了伴随式S=[S1,S2,…,S2t],其中,t为RS码的纠错距离,记S(x)=1+ 上式即为求解错误位置多项式的关键方程,且它其实说明了S(x)σ(x)的最高次数不会大于2t。在上式中,S(x)是已知的,因此,可以利用上式进行迭代。先人为设定σ(x)和ω(x)的初始值,然后以此初始值表示下一次迭代的结果,并使得下一迭代结果的次数不减,如此反复迭代求出满足(1)式的方程即可。由于每一次迭代都使得σ(x)和ω(x)的次数不减,故迭代至第j步时,应有: 通常,满足(2)式的每一步迭代都不是唯一的,因此必须对迭代过程加以条件限制。 在m进制无记忆离散对称信道中,如果信道转移概率p1/m,则信道产生错误个数少的可能性最大,即σ(x)次数越低的可能性越大。故如果每一次迭代都能保证求的σj(x)次数最低,且满足此时的译码结果就是满足译码错误概率最小的最大似然译码,并且此时的解是唯一的。 其中i是j前面的某一行,且满足最大,这样能保证每次迭代总是使σ(x)的次数最小化。因此,令j=-1和0,得到两组初始值,利用(3)式求出dj,再结合(4)式和(5)式即可得到下一步的结果。迭代步骤如下: 否则,由(4)式和(5)式求出σj+1(x)、ωj+1(x),然后进行下一次迭代。三、FPGA实现及调试1.FPGA实现电路 该算法的FPGA实现电路如图1所示。
其中,Syndrome模块主要完成伴随式的计算,Dj和Di模块分别完成dj和dj/di的计算,Iterater模块则完成迭代的更新及计算,Sj和Oj分别为需要求出的σj(x)和ωj(x)。当同步信号SYN到来时,所有模块完成初始化,di、Sj和Oj初始化为1。Syndrome模块求出伴随式Spoly后串行输出,同时将此刻的迭代次数Ite-Num输出,而且当迭代达到要求的次数时,输出一个CLR信号,在Dj模块接收到此信号后,将dj置为0,于是后面的输出不再改变,直到下一同步信号SYN到来;Dj模块用一组移位寄存器将伴随式的当前状态和之前的t个状态缓存,和当前Sj一起可以求出dj,当dj不为0时,同时计算输出到J-rank中;为了让下一步的计算更简单,Di模块中计算直接dj/di和rank=j-i的值,di的逆元用一个查找表来完成,同时预设=0,当该值小于J-rank时,将此时的存储值作相应的更新,同时输出一个fresh信号以标明这种更新;Iterater模块在收到fresh信号后进行相应的更新。 在设计过程中,可以将(4)式和(5)式中求满足i- 一个完整的RS译码原理框图如图2所示。其中,伴随式计算电路由输入的码组计算出相应的伴随式,同时将结果送到下一模块中,该模块即为实现
文档评论(0)