第17章触发器和时序逻辑电路.ppt

第17章触发器和时序逻辑电路资料

17.4.3 计数器 1、 二进制计数器 四位二进制同步加法计数器级间连接的逻辑关系 例:分析图示逻辑电路的逻辑功能,说明其用处。 设初始状态为“000”。 2.列写状态转换表,分析其状态转换过程 2、十进制计数器 由555定时器组成的单稳态触发器 由555定时器组成的多谐振荡器 按二进制的规律累计脉冲个数,它也是构成其它进制计数器的基础。要构成 n位二进制计数器,需用 n个具有计数功能的触发器。 1. 异步二进制加法计数器 异步计数器:计数脉冲C不是同时加到各位触发器。最低位触发器由计数脉冲触发翻转,其他各位触发器有时需由相邻低位触发器输出的进位脉冲来触发,因此各位触发器状态变换的时间先后不一,只有在前级触发器翻转后,后级触发器才能翻转。 JK型触发器构成的四位异步二进制加法计数器 每个触发器的J、K端悬空,相当于“1”,故具有计数功能。触发器的进位脉冲从Q端输出送到相邻高位触发器的C,这符合主从型触发器在输入正脉冲的下降沿触发的特点。 工作波形图 这种触发器所以称为“异步”加法计数器,是由于计数脉冲不是同时加到各位触发器的CP端,而只加到最低位触发器,其他各位触发器则由相邻低位触发器输出的进位脉冲来触发,因此它们状态的变换有先有后,是异步的 2. 同步二进制加法计数器 异步二进制加法计数器线路联接简单。 各触发器是逐级翻转,因而工作速度较

文档评论(0)

1亿VIP精品文档

相关文档