D型音乐芯片输出级设计.pdfVIP

  1. 1、本文档共4页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  5. 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  6. 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  7. 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  8. 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
D型音乐芯片输出级设计

D 类音频功放芯片输出级电路的设计 刘伟,邹月娴,黄令华 (北京大学深圳研究生院集成微系统科学工程与应用国家级重点实验室 深圳 518055 ) 摘要:在 D 类功放中,输出功率管有比较大的容性负载,会严重影响芯片的输出效能,本文基于 Winbond0.5 μCMOS 工艺设计了一种适用于 D 类音频功放的驱动电路,在前置驱动级加入时钟控制信号,实现逻辑控 制功能;合理设置功率管输出的死区时间,避免了功率管的同时导通,提升了电路的工作效率、改善了总 谐波失真(THD )和毛刺电压。 关键词:D 类音频功放;输出级;功率管;桥接负载 Design output stage for ClassD audio amplifier chip LIU-Wei, ZOU Yue-xian, HUANG Ling-hua (Shenzhen Graduate School of Peking University, Key Laboratory of Integrated Microsystems, Guangdong Shenzhen 518055, China) Abstract: In ClassD audio power amplifier, there is a large parasitic capacitor with output power mosfets, which will seriously affect the performance of the chip. Based on the process of Winbond05u CMOS, this paper presents a driver circuit for the ClassD audio power amplifier. In the predriver stage, the clock signal is added to achieve the function of control logic. The proper deadtime is set to avoid the power mosfets(NMOSPMOS) conduction at the same time, it will increase the efficiency of the circuit, with the improvement of the THD (Total Harmonic Distortion)and voltage spike. Key: ClassD audio power amplifier ;output level ;power mosfets ;BTL. 1 引言 D 类音频功率放大器的性能主要取决于开关功 率输出级性能,而开关功率输出级的性能又在很大 程度上取决于功率 MOS 晶体管的性能。开关功率 输出级会影响整个 D 类音频功率放大器的毛刺电 压、效率和 THD 等性能,换言之,开关功率输出 级的性能决定了整个 D 类音频功率放大器的性能。 D 类音频功率放大器使用最广泛的就是脉宽调 制(Pulse Width Modulation , PWM )技术,其中 图 1 BTL 桥式输出波形图 矩形波的占空比与音频信号的振幅成正比,通过与 全桥差分输出结构使用两个单端输出级,这种 一个高频锯齿波比较,可以很容易地将模拟输入转 负载的连接方式通常称为桥接负载(BTL )结构。 换为 PWM 信号。本文采用新型桥接负载(Bridge 差分输出结构是通过转换负载的导通路径来工作 Tied Load,BTL )输出方式,利用高速驱动电路来 的,因此负载电流可以双向流动,与单端输出结构 驱动功率管的输出,在满足 THD 的前提下合理设 相比它不需要隔直电容。 计其死区时间(deadtime) 。 本文使用了新型的 BTL 电压输出方式,其波形 2 输出级电路

文档评论(0)

yan698698 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档