- 1、本文档共112页,可阅读全部内容。
- 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
- 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
通信原理(第7章)
7.4多进制数字调制原理 QPSK信号的矢量图 QDPSK信号的矢量图如图所示 7.4.4多进制差分相移键控 一、四相差分相移键控(QDPSK) 7.4多进制数字调制原理 1、四相绝对移相键控(QDPSK)的产生---码变换加调相法 QDPSK信号的产生可采用类似2DPSK的方法,先将输入的双比特经码型变换,再用码变换器输出的双比特码进行四相绝对移相,则得到的输出信号就是四相相对移相(QDPSK)信号。码变换加调相法产生QDPSK的方框图: 7.4.4多进制差分相移键控 一、四相差分相移键控(QDPSK) 7.4多进制数字调制原理 QDPSK信号产生的方框图,与QPSK相比,只是在串-并变换器后多了一个码变换器。码变换器的作用是将输入的双比特码元ab转换成双比特码元cd,要求由cd产生的QPSK信号与由ab产生的QDPSK信号完全相同,关于调相法产生QPSK信号的原理,前面已经讨论过,这里,只需讨论码变换器的工作原理。 双比特码元cd与载波相位的关系 7.4.4多进制差分相移键控 一、四相差分相移键控(QDPSK) 7.4多进制数字调制原理 QDPSK信号相位编码逻辑关系 7.4.4多进制差分相移键控 一、四相差分相移键控(QDPSK) 7.4多进制数字调制原理 四相相对调相码变换的逻辑关系 7.4.4多进制差分相移键控 一、四相差分相移键控(QDPSK) 7.4多进制数字调制原理 2、四相绝对移相键控(QDPSK)的解调 QDPSK信号可以看作是两路2DPSK信号的合成,解调时实际上就是解两路2DPSK信号,所以,和2DPSK信号的解调类似,有差分相干解调法和相干解调法两种,分别如图下图和下页图所示。 QDPSK信号的差分相干解调方框图 7.4.4多进制差分相移键控 一、四相差分相移键控(QDPSK) 7.4多进制数字调制原理 上图所示QDPSK信号的差分相干解调法适用于接收表7-4-6中所示的相位关系的QDPSK信号。它是利用延迟电路将前一时刻的码元信号延迟一个码元周期后,分别相移π/4,-π/4,作为上、下支路的相干载波。QDPSK信号的差分相干解调法比较简单,不用码反变换器,因为QDPSK信号的信息包含在前后码元相位差中。但其对延迟精度要求比较高,其中Ts是双比特码元宽度,Ts=2Tb。 QDPSK信号的相干解调方框图 7.4.4多进制差分相移键控 一、四相差分相移键控(QDPSK) 7.4多进制数字调制原理 QDPSK的相干解调实际上是由QPSK信号的解调和码变换器两部分组成。发送的QDPSK信号依照表7-4-5中的关系,解调器中上、下两个支路的两个相干载波分别为cos(ωct-45°)和cos(ωct+45°)。暂不考虑信道和噪声的影响,解调器输入端的接收信号在一个码元持续时间内可用下式表示: 上支路乘法器的输出通过低通滤波器后, 滤除高频分量,得到 下支路乘法器的输出通过低通滤波器后, 滤除高频分量,得到 7.4.4多进制差分相移键控 一、四相差分相移键控(QDPSK) 7.4多进制数字调制原理 因此,上、下支路 在t=Ts时刻的抽样值可分别表示为 由上式分析可以得出表7-6-7的抽样判决规则。这里,抽样判决器按极性判决,抽样值为正,判为“1”,抽样值为负,判为“0”。 表7-4-7 QDPSK信号相干解调的判决规则 7.4.4多进制差分相移键控 一、四相差分相移键控(QDPSK) 7.4多进制数字调制原理 码反变换器的工作原理 码反变换器的功能:将抽样判决器输出的相对码还原成绝对码。设码变换器当前时刻的输入为cn、dn;前一时刻的输入为cn-1、dn-1;码变换器的输出为an、bn。 码反变换器输出和 输入数据的逻辑关系 7.4.4多进制差分相移键控 一、四相差分相移键控(QDPSK) 7.4多进制数字调制原理 表7-4-8的码反变换器输出和输入数据的逻辑关系可以概括为以下两种情况: (1)当 ,即码反变换器的前一时刻的两路输入的数据相同(为00或11)时,码反变换器的输出为 (7.4-10) (2)当 ,即码反变换器的前一时刻的两路输入的数据不相同(为01或10)时,码反变换器的输出为 (7.4-11) 7.4.4多进制差分相移键控 一、四相差分相移键控(QDPSK) 7.4多进制数字调制原理 根据式(7.4-10)及式(7.4-11)的关系,可以得到图7-4-18所示的码变换器的电路图。 图7-4-18 接收端码变换器电路 7.4.4多进制差分相移键控 一、四相差分相移键
文档评论(0)