门电路电特性测试.pdf

  1. 1、本文档共5页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
门电路的电特性测试 一、实验目的 1、加深对CMOS 门电路基本特性和主要参数的理解,掌握主要参数测试方法。 2、熟悉TTL 门电路基本特性和主要参数,及主要参数测试方法。 3、了解CMOS 施密特反相器基本特征和主要参数测试方法。 4 、学习正确使用数字IC。 二、实验任务 1、基本要求:测试与非门 CD4011 的平均延迟时间和电压传输特性;观察与非 门CD4011 的动态功耗。 2、提高要求: 测试TTL 与非门74LS00 的输入负载特性和输出负载特性、平均 延迟时间、电压传输特性。 测试施密特反相器CD40106 的电压传输特性。 三、实验电路及实验原理 (1)CMOS 与非门的平均延迟时间tpd 平均延迟时间 tpd 是指与非门输出波形相对于输入波形的延迟,是描述与非 门带电路工作速度的参数。如图1 所示,定义tpd= (tpHL+tpLH )/2 。4000 系列的 CMOS 电路,一般t 为100~200ns。而74HC 系列高速CMOS 逻辑电路,其t pd pd 一般为20~40ns 。 测量平均延迟时间 t 电路如图2 所示。输入信号 v 是由信号源输出的方波 pd I 脉冲。 图1 (2 )CMOS 与非门电压传输特性 电压传输特性是指输出电压v 与输入电压v 的函数关系,典型的电压传输特性曲 O I 线如图3所示。由电压传输特性曲线不仅能判断与非门的好坏,而且还可以从特 性曲线上直接读出一些静态参数,如输出高电平vOH 、输出低电平vOL 、关门电平 vOFF 、开门电平vON 、阈值电压vth 、噪声容限电压vNH和vNL等。 vO VOH VOHmin VNL VNH VOLmax VOL O VOLmax VOFF VON VOHmin 图3 ①输出高电平VOH :是指与非门有一个或者几个输入端接地或接低电平时的输出 电平。产品规范规定:当电源电压为+5V 时,CD4011输出高电平的最小值 VOHmin=4.95V,而74HC00 电路,VOHmin其 =3.98V。 ②输出低电平VOL :是指与非门的所有输入端都接高电平时的输出电平。产品规 范规定,CD4011 的输出低电平的最大值VOLmax=0.05V,而74HC00的输出低电平 的最大值VOLmax=0.26V 。 ③关门电平VOFF :使电路输出处于高电平状态所允许的最大输入电压。 ④开门电平VON :是电路出于输出处于低电平状态所允许的最小输入电压。 ⑤高电平噪声容限电压VNH :VNH=VOHmin-VON ,表示输入为高电平是所允许噪声电 压的最大值。 ⑥低电平噪声容限电压 VNL :VNL=VOFF-VOLmax ,表示输入为低电平时所允许噪声 电压的最大值。 由图3 可以看出,CMOS 与非门输出状态发生转变的时候,传输特性曲线 很陡,在vI =VDD/2 附近接近一条垂直线。这是由于此时与非门内部场效应管工 作于饱和区,处于线性放大状态,增益很高。因此关门电平和开门电平十分接近, 使得vNH 和较大,通常可以达到 VDD 的45%左右,由于与非门总是在 vI =VDD/2 处转变状态,所以CMOS 与非门的阈值电压vth =VDD/2 。 测量电压传输特性的电路如图4 所 示,其中输入电压是低电平为 0V,高电 vI vO 平为5V 的三角波。将输入的三角波

文档评论(0)

0520 + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档