网站大量收购独家精品文档,联系QQ:2885784924

第4章习题试卷.doc

  1. 1、本文档共9页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
思考题: 题题题题为 。然后改变两输入信号为0,输出原端Q和非端为 。 答:0、不定(0,1或1,0) 题4.2.1 在图4.2.1(b)中将C1改为C2,当C2有效时,1S、1R和C2 。 答:无关。 题4.2.2 同步RS触发器和RS锁存器主要区别是 。 答:触发信号。 题4.2.3 保证同步D触发器的输出稳定,要求输入有效信号的高电平至少需要 。 答: 4tpd。 题4.2.4 同步触发器的缺点是 。 (A)抗干扰能力差 (B)空翻现象 (C)多次翻转 (D)约束条件 答:A、B、C、D。 题4.2.5 同步D触发器和同步RS触发器相同之处是 ,不同之处是 。 (A)空翻现象,约束条件 (B)同步信号,空翻现象 (C)约束条件,空翻现象 (D)时钟,同步信号 答: A 题题题题题题 (B) (C) (D) 答:A 题题题题题题题题 答:×、√、√、√、√ 题,则D触发器可以完成 触发器的逻辑功能。 答:计数 题题JK触发器在CP脉冲作用下,能完成Qn+1= Qn的输入信号应为 。 (A) J=K=0 (B) J=Q ,K= (C) J=,K=Q (D) J=Q,K=0 (E) J=0,K= 答:A、B、D、E 题端上,经100个脉冲作用后,其次态为0,则现态应为 。 答:0 题(A)上升边沿 (B) 高电平 (C) 低电平 (D) 一个脉冲 (E) 下降边沿 答:D 习题与自检题 习题4.1在题图4.1(a)所示电路中,设现态Q1Q2Q3=000,分析经5个脉冲作用后,各触发器的输出状态Q1Q2Q3是什么,经过几个脉冲又回到了初始状态。 解:经过第1个脉冲的上升沿后,输出状态为100。 经过第2个脉冲的上升沿后,输出状态为110。 经过第3个脉冲的上升沿后,输出状态为111。 经过第4个脉冲的上升沿后,输出状态为011。 经过第5个脉冲的上升沿后,输出状态为001。 6个 习题4.2在由边沿JK触发器组成的两个电路,如题图4.2(a)、(b)所示。试分析两个电路在逻辑功能上的相同之处。 解:相同:两者都是同步三进制计数器,状态循环为00→01→10→00。计数状态转换图如题图4.2答所示。 不同:图4.2(a)能自启动,图4.2(b)不能自启动。当电路处于11状态时,图4.2(b)电路始终保持此状态,不能进入三进制计数的循环状态。而图4.2(a)电路处于11状态时,只要来一个CP脉冲后,会翻转为00状态,并能继续正常计数。 习题4.3题图4.3(a)所示线路均为TTL电路,试根据题图4.3(c)所给出的输入波形A、B、C, 画出F1的波形。 解:此题为触发器问题,只要写出触发方程即可画出波形, F1,F2波形图题图4.3答所示。 习题4.4 分析题图4.4(a)电路,试叙述工作原理,并说明电路功能。 解:电路结构类似边沿D触发器, 是边沿RS触发器。工作原理也类似边沿D触发器。 习题4.5 试根据题图4.5(a)所示状态转换图写出特征方程和状态转换表。 解:1. 根据题图4.5(a)状态转换图写出状态转换表,如题表4.5答所示。 2. 求特征方程先以X、Y、Qn为输入信号,Qn+1为输出信号,列出卡诺图,求出最简表达式。 特征方程为: 习题4.6题图4.6 (a)所示电路中,CP脉冲的频率均为8KHz,分析输出端Q1的频率为多少?具有什么逻辑功能? 解:题图4.6 (a)所示电路中参数代入JK触发器特征方程,符合1位二进制计数器,又是二分频器,所以输出是4 KHz。 习题4.7 题图4.7 (a)是由一个主从JK触“冲息电路”,图4.7图(b)是时钟CP的波形,假定触发器及各个门的平均延迟时间都是6ns,试绘出输出UO的波形。 解:由题图4.7(a)所示电路知, D=1=J=K=1,触发器初始状态Q=0, ,则UO=1。 UO=1时, Q在时钟CP为下降沿 延时ns后, 翻转为高电平, 再经过 18ns, UO=0。 假设异步复位延时忽略,在增加 18 ns,UO=1。 由此得Q与的波形如图4 习题4.8 题图4.9(a)所示电路由D触发器和全加器组成,其中C、S分别是全加器的进位输出端以及和输出端,电路有两个输入端X和Y,一个输出端S。 1.试求该电路的状态转换表。 2.画出在如题图4.9(b)所示输入信号的作用下,Q和S的波形,设初态为0。 解:1. 根据加法器得出输出S、C

文档评论(0)

502992 + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档