FPGA 驱动触摸屏(TFT).docVIP

  1. 1、本文档共9页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  5. 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  6. 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  7. 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  8. 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
FPGA 驱动触摸屏(TFT)

FPGA 驱动触摸屏(TFT) 发表于 2010 年 09 月 07 日 由 hulin 1,830 views ????????? 可视化的操作已经广泛的深入我们的生活方方面面了,自己在做一些项目和实验都要用到可视化。我这儿把ALTERA公司的飓风二系列中的ep2c5接上触摸屏,本来是R[7:0],G[7:0]和B[7:0]。也就是一个像素的数据量就是3字节,但由于很多DSP或者单片机数据总线格式一般是16bit和32bit。本人在这儿使用16bit,根据人的视觉感受,我们把24bit抽取出16bit。格式为pixdata[15:0]={R[7:3],G[7:2],B[7:3]}取其每个色相的高位(取R高5位,取G高6位,取B高5位,组成RBG565格式)。虽然在每一个像素都有色相不全,但是这样基本能显示所有的图片。 FPGA的程序模块根据TFT LCD的显示控制时序编写Verilog代码,以实现显示图片的功能。其时序如图:????????????? ???????????? 一、FPGA ?LCD显示模块的Verilog代码: module TftControl( ????????????????????? // inputs ???????????????????? reset, ??????????????????? tftcs, ?????????????????? clk, ???????????????????R_in, ???????????????????G_in, ???????????????????B_in, ???????????????????//outputs ???????????????????hsync, ???????????????????vsync, ???????????????????R, ???????????????????G, ???????????????????B, ???????????????????pixclk, ???????????????????tften, ???????????????????startpicture, ???????????????????pictureclk ???????????????????); //inputs input reset; input tftcs; input clk; input [4:0] R_in; input [5:0] G_in; input [4:0] B_in;//outputs output hsync; output vsync; output [4:0] R; output [5:0] G; output [4:0] B; output startpicture; output pictureclk; output pixclk; output tften;?????? wire hsync; wire vsync; wire startpicture;?????? reg tften; reg [4:0] R; reg [5:0] G; reg [4:0] B; reg pixclk; reg pictureclk; reg [10:0] pix_count; reg [10:0] line_count; reg [2:0] counter;?????? ? // 320 by 240 VGA timing parameters // horizontal timing parameters parameter hsync_end = 30; //sync pulse, 320×240 = 96 parameter hblank_begin = 68; // = sync + back porch, 320×240 = 68 parameter hblank_end = 388; // = sync + back porch + h_resolution, 320×240 = 388 parameter hline_end = 408; // = sync + back porch + h_resolution + front porch, 320×240 = 408?????? // vertical timing parameters parameter vsync_end = 3; //sync pulse, 320×240 = 3 parameter vblank_begin = 18; // = sync + back porch, 320×240 = 18 parameter vblank_end = 258; // = sync + back porch + v_resolut

文档评论(0)

yan698698 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档