专升本微机原理_清坏莫版_第四章.ppt

  1. 1、本文档共86页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
专升本微机原理_清坏莫版_第四章

第四章 16位微处理器;微处理器概述; 1. 第一代微处理器是1971年Intel公司推出的4040和8008。它们是采用PMOS工艺的4位及8位微处理器 2. 第二代微处理器是1974年推出的8080,M6800及Z-80等。它们是采用NMOS工艺的8位微处理器.;3. 20世纪70年代后期,超大规模集成电路(VLSI)投入使用,出现了第三代微处理器。Intel公司的8086/8088,Motorola公司的M68000和Zilog公司的Z8000等16位微处理器相继问世,它们的运算速度比8位微处理器快2~5倍。 4. 20世纪80年代以来,Intel公司又推出了高性能的16位微处理器80186及80286。它们与8086/8088向上兼容。80286是为满足多用户和多任务系统的微处理器,速度比8086快5~6倍。; 5. 1985年,第四代微处理器80386及M68020推出市场,集成度达45万个晶体管/片。它们是32位微处理器,时钟频率达40MHz,速度之快、性能之高,足以同高档小型机相匹敌。 6.如1989年推出了80486,1993年推出了Pentium及80586等更高性能的32位及64位微处理器,它也促进了其他技术的进步。 ; 本章以讲解16位8086/8088微处理器为中心。 8086和8088 CPU的内部基本相同,但它们的外部性能是有区别的。 8086是16位数据总线,而8088是8位数据总线,在处理一个16位数据字时,8088需要两步操作而8086只需要一步。 ;微 机 原 理 及 应 用;ALU;;寄存器(一);SP;标志寄存器(FR);标志寄存器(1); 6、OF (溢出标志) 有符号 (signed)数加减时超出数据范围称为溢出, 溢出时OF=1(OV,字节运算结果超出 -128 ? +127, 或者字运算结果超出 -32768 ? +32767),反之OF=0(NV);标志寄存器(2);;;;寄存器(二); 6字节的指令队列;存储器的结构;存储器的分段;存储器的地址;存储器的地址;小结:存储器的物理地址和逻辑地址;存储器的分段;代码段、数据段与堆栈段; 8086/8088物理地址的计算;段寄存器和其他寄存器组合指向存储单元示意图;总结: 8086、8088内部有14个16位寄存器,按功能分为三类:;学习寄存器注意事项(问题思考): (1) AX , BX ,CX ,DX 是数据寄存器 可以作为16位寄存器使用,又可以作为8位寄存器使用。 但每个寄存器在使用时各有特殊之处。 问题: AX, BX, CX, DX能用来存放偏移地址吗?哪些可以? 哪些不可以? (2)16位的寄存器 问题: BX,BP,SP,SI,DI,IP存放的偏移地址在构成物理地址 时,与段地址是如何配合使用? (3)FR中的状态标志 问题:条件码标志、控制标志各位的含义是什么? 哪些标志可用程序进行控制?;4. 逻辑地址与物理地址是如何定义的?差别在那里? 5. 存储器是怎样编址的?同一个地址既可以看作字节单元地址,又可看作字单元地址,怎样理解? IBMPC机存储器分段有那些规定? 系统加电复位时,会自动转到那个单元执行? 重迭操作技术有什么好处? 如何理解每个存储单元只有唯一的物理地址。 但可由不同的段地址和不同的偏移地址组成?;4.3 CPU 的引脚信号和工作模式;地; 4.3.1引脚信号和功能; ; ; ;其他主要引脚信号;其他主要引脚信号;其他主要引脚信号;;8. RESET(reset)复位信号引脚(输入) 复位信号为高电平有效。8086/8088要求复位信号至少维持4个时钟周期的高电平才有效。复位信号来到后,CPU便结束当前操作,并对处理器标志寄存器、IP,DS,SS,ES及指令队列清零,而将CS设置为FFFFH。当复位信号变为低电平时,CPU从FFFF0H开始执行程序。; 低电平,则在T3状态之后插入等待状态TW,在TW状态,CPU也对READY进行采样,若READY仍为低电平,则会继续插入TW,所以TW可以插入一个或多个。直到READY变为高电平后,才进入T4状态,完成数据传送过程,从而结束当前总线周期。 ;11. MN/MX(minimum/maximum mode control)最小/最大模式控制信号引脚(输入) 它是最大模式及最小模式的选择控制端。此引脚固定接为+5V时,CPU处于最小模式;如果接地,则CPU处于最大模式。;4.3.2 最小工作模式 ;2. AL

文档评论(0)

ayangjiayu3 + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档