综合训练三 8路电子抢答器设计.doc

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
辽宁工程技术大学 专业课程综合训练项目说明书 题 目: 8路电子抢答器设计 课程名称: 单片微型计算机原理与应用 班  级:  学 号: 姓  名:  指导教师:  李文华 完成日期:  2017/1/3 一、设计题目 8路电子抢答器设计 二、设计内容 1-8个按键及对应的LED灯实现抢答及显式抢答成功; 2-主持人控制,开始抢答后,抢答有效; 3-抢答限时10s。 三、综合训练要求 设计说明书(3000~5000字)设计的过程表现设计反映的基本概念 目录 1 系统总体设计 4 1.1 总体设计思路 4 1.2设计目的 4 1.3设计步骤.................................................4 2 硬件设计 5 2.1单片机模块 5 2.2电路设计.................................................8 3 软件设计 9 3.1 程序设计思路 9 3.2 程序流程图 9 3.3汇编语言程序设计.........................................10 4 结论 13 参考文献 13 1 系统总体设计 1.1总体设计思路: 本方案采用一种是用以AT89C51为核心的单片机控制方案。利用单片机灵活的编程设计和丰富的I/O端口,及其控制的准确性,实现基本的抢答显示功能。? 初步设计思路如下:? (1)抢答器用按钮为了更加方便直观的使用。? (2)LED数码管显示第一位抢答号以及抢答时间以及限时时间。? (3)用发光二极管代替报警的电路,发光表示倒计时已经进入5秒计时。?到计时间到,系统报警。 (4)打开电源后,显示器显示“F?FF”,只要第一个按下抢答器的就会显示抢答号。这样可预防抢答的时候出现不必要的麻烦。? (5)按“复位”键,清除显示器为“F?FF”。? (6)按开始键开始抢答倒计时,当有人抢到第一个诞生那么主持人开始问问题,并且按下限时按钮开始倒计时,一共为二十秒,抢答人必须要在20秒内讲出答案如果进入最后5秒那么开始报警闪光提示,当闪光介绍那么就说明答题介绍并且蜂鸣器鸣叫以提示。然后进入第二轮的抢答要按下复位按钮,来更好的完成接下来的任务。 1.2设计目的: 通过对单片机抢答系统的设计,加强对单片机的认识,并且学会单片机与外部按钮与LED灯接口连接与数据传送。 1.3设计步骤: 1.明晓抢答器的原理。 2.设计外部电路。 3.画出程序流程图。 4.设计程序。 5.将程序输入开发板或模拟器进行验证修改。 2 硬件设计 2.1硬件组成 51单片机、键盘输入、LED小灯 2.2各部分功能 (1)单片机 AT89C51是一种带4K字节闪烁可编程可擦除只读存储器(FPEROM—Falsh Programmable and Erasable Read Only Memory)的低电压,高性能CMOS8位微处理器,俗称单片机。该器件采用ATMEL高密度非易失存储器制造技术制造,与工业标准的MCS-51指令集和输出管脚相兼容。由于将多功能8位CPU和闪烁存储器组合在单个芯片中,ATMEL的AT89C51是一种高效微控制器,为很多嵌入式控制系统提供了一种灵活性高且价廉的方案。 它主要负责各个模块的初始化工作;设置定时器、寄存器的初值;读取并处理来自温度传感器的信号;处理按键响应;控制液晶实时显示等。 AT89C51管脚图 2.2.1单片机引脚功能 VCC : 电源 GND: 地 P0 口:P0口是一个8位漏极开路的双向I/O口。作为输出口,每位能驱动8个TTL逻辑电平。对P0口写“1”时,引脚用作高阻抗输入。 当访问外部程序和数据存储器时, P0口也被作为低8位地址/数据复用。在这种模式下,P0具有内部上拉电阻。 在 flash编程时,P0口也用来接收指令字节;在程序校验时,输出指令字节。程序校验时,需要外部上拉电阻。 P1 口:P1 口是一个具有内部上拉电阻的 8 位双向 I/O 口,p1 输出缓冲器能驱动 4 个TTL 逻辑电平。对 P1 端口写“1”时,内部上拉电阻把端口拉高,此时可以作为输入口使用。作为输入使用时,被外部拉低的引脚由于内部电阻的原因,将输出电流(IIL) 。此外,P1.0和P1.2分别作定时器/计数器2的外部计数输入(P1.0/T2)和时器/计

文档评论(0)

1112111 + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档