- 1、本文档共10页,可阅读全部内容。
- 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
- 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
74LS112(双JK触发器)
实验四 时序电路 实验内容 同步二进制计数器 移位寄存器 同步二进制计数器 实验任务 用分立元件构成4位同步二进制计数器 主要步骤 用74LS112芯片,参照数字逻辑实验指导书实验十一图11-1(2),构成4位同步二进制加(减)法计数器。输入单步脉冲,测试其功能(q0-q3接发光二极管)。 注:1. 测试前请注意对所有的触发器清零。 2. 可以先做两位再做三位。 74LS112 (双J-K触发器)引脚 见 附录A-5 74LS112 (双J-K触发器)功能表 移位寄存器 74LS74(双D触发器)引脚 见附录A-3 74LS74(双D触发器)功能表 思考题 1. 如果构成3位同步二进制加(减)计数器该如何构建? 2. 如何用74LS74构成双向移位寄存器? 用MAXPLUS的软件模拟功能来验证你的设计。 下次实验 中规模元件及综合设计 实验任务 中规模时序元件测试。 用中规模元件构建序列发生器。 预习内容 用集成计数器74161,构造任意模计数器的方法。 中规模器件的级联方法。 使用计数器或者寄存器等中规模时序部件以及数字选择器,译码器等中规模组合逻辑部件设计序列发生器。 参考资料 《数字逻辑》理论课教材 《数字逻辑实验指导书》实验十一。 注意 第5次实验在第10周(下周)相应时间进行,请互相转告。 * * 置1 置0 脉冲触发计数 实验任务 1. 使用2片双D触发器74LS74构成单向移位寄存器。 按《数字逻辑实验指导书》实验十二中图12-3连接器件原理图,并用maxplus软件进行模拟。 2. 用所完成的寄存器构成计数器。 按《数字逻辑实验指导书》实验十二图12-6、7分别进行设计,用软件模拟所完成的设计,通过软件模拟后,下载所构成计数器到FPGA,进行硬件测试。 请用测试数据说明它们模几的计数器。 置1 清0 脉冲触发计数
您可能关注的文档
最近下载
- 2025年湖南交通职业技术学院高职单招职业技能考试题库及答案解析.docx
- 《GB/T 43552-2023家用和类似用途舒适风扇及其调速器 性能测试方法》.pdf
- 第十四章欧姆定律题型专项练习:动态电路计算(敏感电阻类) 2024-2025学年苏科版九年级上册物理.docx
- 2023华润悦府推广提报策划案 #长沙# #城市综合体#.docx
- QGDW11261-2014配电网检修规程.pdf
- 幼儿园中班社会活动《小小清洁员》课件.ppt
- 2025年湖南理工职业技术学院单招职业适应性测试模拟试题及答案解析优质 2025.pdf VIP
- 地铁盾构施工安全风险案例.pptx VIP
- 银屑病患者皮肤护理.pptx VIP
- 金元浦-中国文化概论(第四版)第七章.ppt VIP
文档评论(0)