- 1、本文档共13页,可阅读全部内容。
- 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
- 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
CPLD与FPGA的区别 大的PLD生产厂家 * 复杂可编程逻辑器件(CPLD) 1 CPLD的结构 2 CPLD编程简介 复杂可编程逻辑器件(CPLD) 与PAL、GAL相比,CPLD的集成度更高,有更多的输入端、乘积项和更多的宏单元; 每个块之间可以使用可编程内部连线(或者称为可编程的开关矩阵)实现相互连接。 CPLD器件内部含有多个逻辑块,每个逻辑块都相当于一个GAL器件; 1 CPLD的结构 更多成积项、更多宏单元、更多的输入信号。 通用的CPLD器件逻辑块的结构 内部 可编 程连 线区 n 宏单元 1 宏单元 2 宏单元 3 · · · 可编 程乘 积项 阵列 乘积 项分 配 宏单元 m 内部 可编 程连 线区 m m I/O 块 Xilnx XG500: 90个36变量的乘积项,宏单元36个 Altera MAX7000:80个36变量的乘积项,宏单元16个 XG500系列乘积项分配和宏单元 可编程 数据分配器 可编程数据选择器 宏输出 可编程内部连线 可编程内部连线的作用是实现逻辑块与逻辑块之间、逻辑块与I/O块之间以及全局信号到逻辑块和I/O块之间的连接。 连线区的可编程连接一般由E2CMOS管实现。 可编程连接原理图 内部连线 宏单元或 I/O 连线 E 2 CMOS 管 T 当E2CMOS管被编程为导通时,纵线和横线连通;未被编程为截止时,两线则不通。 I/O单元是CPLD外部封装引脚和内部逻辑间的接口。每个I/O单元对应一个封装引脚,对I/O单元编程,可将引脚定义为输入、输出和双向功能。 I/O单元 数据选择器提供OE号。 OE=1, I/O引脚为输出 2 CPLD编程简介 编程过程(Download或Configure):将编程数据写入这些单元的过程。 用户在开发软件中输入设计及要求。 检查、分析和优化。完成对电路的划分、布局和布线 编程的实现:由可编程器件的开发软件自动生成的。 生成编程数据文件 写入CPLD 计算机根据用户编写的源程序运行开发系统软件,产生相应的编程数据和编程命令,通过五线编程电缆接口与CPLD连接。 将电缆接到计算机的并行口,通过编程软件发出编程命令,将编程数据文件(*JED)中的数据转换成串行数据送入芯片。 编程条件 (1)专用编程电缆;(2)微机;(2)CPLD编程软件。 将多个CPLD器件以串行的方式连接起来,一次完成多个器件的编程。这种连接方式称为菊花链连接。 多个CPLD器件串行编程 一般不能保密 可加密 保密性 EAB,锁相环 - 其他资源 快 慢 速度 能完成比较复杂的算法 完成控制逻辑 使用场合 高 低 集成度 触发器资源丰富 组合电路资源丰富 资源类型 SRAM,外挂EEPROM 内部EEPROM 程序存储 Look-up Table Product-term 内部结构 FPGA CPLD 最大的PLD供应商之一 FPGA的发明者,最大的PLD供应商之一 ISP技术的发明者 提供军品及宇航级产品
文档评论(0)