基于FPGA的通用外设电路设计.docVIP

  • 3
  • 0
  • 约2.5万字
  • 约 42页
  • 2017-06-25 发布于湖北
  • 举报
于FPGA的通用外设电路设计

毕业设计(论文) 题 目:基于FPGA的通用外设电路设计 英文题目:Design of Universal Peripheral Circuit Based on FPGA 学生姓名 文 韬 专 业 电子科学与技术 学 号 指导教师 黄 乡 生 二零零九年六月 摘 要 FPGA器件作为可编程逻辑主流硬件,近年来,应用越来越广泛,在现代科学技术中占有举足轻重的作用和地位。其外设电路作为芯片与外界输入方式之一,是十分具有研究价值的。本设计综合行列式键盘LED显示器时钟一体,应用Verilog HDL语言实现下述功能:计时功能,包括时分秒的计时;校时功能:对时分秒手动调整以校准时间;键盘功能:应用4*4行列式键盘,可实现0-9数字的直接输入;LED动态扫描显示和闪烁,移位,灭零等功能,突出了其作为硬件描述语言的良好的可读性、可移植性和易理解等优点并通过Altera QuartusⅡ8.0完成综合、仿真。此程序通过下载到FPGA芯片后,可应用于实际的数字钟显示中。 关键字:行列式键盘、LED显示器、时钟、Verilog HDL。 ABSTRACT FPGA programmable logic devices, as the mainstream of hardwa

您可能关注的文档

文档评论(0)

1亿VIP精品文档

相关文档