- 1、本文档共43页,可阅读全部内容。
- 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
- 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
于FPGA的通用外设电路设计
毕业设计(论文)
题 目:基于FPGA的通用外设电路设计
英文题目:Design of Universal Peripheral Circuit Based on FPGA
学生姓名 文 韬
专 业 电子科学与技术
学 号
指导教师 黄 乡 生
二零零九年六月摘 要
FPGA器件作为可编程逻辑主流硬件,近年来,应用越来越广泛,在现代科学技术中占有举足轻重的作用和地位。其外设电路作为芯片与外界输入方式之一,是十分具有研究价值的。本设计综合行列式键盘LED显示器时钟一体,应用Verilog HDL语言实现下述功能:计时功能,包括时分秒的计时;校时功能:对时分秒手动调整以校准时间;键盘功能:应用4*4行列式键盘,可实现0-9数字的直接输入;LED动态扫描显示和闪烁,移位,灭零等功能,突出了其作为硬件描述语言的良好的可读性、可移植性和易理解等优点并通过Altera QuartusⅡ8.0完成综合、仿真。此程序通过下载到FPGA芯片后,可应用于实际的数字钟显示中。
关键字:行列式键盘、LED显示器、时钟、Verilog HDL。
ABSTRACT
FPGA programmable logic devices, as the mainstream of hardware, in recent years, more and more extensive applications in modern science and technology plays a vital role and status. Its peripheral circuit chip with the outside world as one of input is very valuable in research. FPGA devices are constantly adding new modules, more powerful, FPGA-based response to the peripheral circuit is also the situation escalated.
The determinant of the design of an integrated keyboard, LED display, integrated clock, application Verilog HDL language to achieve the following functions: time functions, including the time when minutes and seconds; school functions: every minute of time to manually adjust the calibration time; keyboard functions: application of 4 * 4 determinant keyboard, numbers 0-9 can be directly imported; LED dynamic scanning display and blinking, shift, such as anti-zero function, highlights the hardware description language as a good readability, easy to understand the advantages of portability, and Altera Quartus Ⅱ 8.0 through the completion of synthesis, simulation. FPGA Design and Implementation of the above various functions, can be used as the value of EDA technology embodied.
This process by downloading to the FPGA chip can be used in practical digital clock display.
Keywords: determinant keyboard, LED display, clock, Verilog HDL.
目 录
引 言 1
第一章 系统硬件及设计软件介绍 2
1.1 开发板介绍 2
1.2 设计软件介绍 3
第二章 系统方案设计 4
2.1 总设计方案 4
2.2
您可能关注的文档
- 基于FPGA的逐点比较圆弧插补算法设计.doc
- 基于GSM的库房安全报警系统软件设计.doc
- 基于GSM无线传输的远程抄表终端设计.doc
- 基于J2EE在分布式环境下的底层结构的自动动态配置的应用.doc
- 基于J2EE的教务管理系统.doc
- 基于GSM短消息的远程监控报警系统.doc
- 基于GSM的门控及SMS报警系统设计—软件设计.doc
- 基于JBPM工作流课件录制系统设计外文翻译文献.doc
- 基于ICETEK-VC5416A试验箱的交通灯设计与仿真.doc
- 基于JAVA的仓库管理系统 Based on JAVA warehouse management system.doc
- 四川省德阳市罗江中学2025届高三考前热身化学试卷含解析.doc
- 山东省枣庄现代实验学校2025届高三下学期第五次调研考试化学试题含解析.doc
- 吉林省长春市十一高中等九校教育联盟2025届高三一诊考试生物试卷含解析.doc
- 2025届江苏省盐城市伍佑中学高考仿真模拟化学试卷含解析.doc
- 2025届广西贺州中学高考冲刺押题(最后一卷)生物试卷含解析.doc
- 安徽省池州市贵池区2025届高三第一次模拟考试生物试卷含解析.doc
- 宁夏银川一中2025届高三(最后冲刺)化学试卷含解析.doc
- 广东省广州市增城区四校联考2025届高考压轴卷化学试卷含解析.doc
- 2025届邯郸市第一中学高考生物必刷试卷含解析.doc
- 2025届安徽省安庆市石化第一中学高考仿真卷化学试卷含解析.doc
文档评论(0)