数字系统CAD开发平台实验指导.PDFVIP

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
数字系统CAD 开发平台实验指导 数字系统CAD 开发平台实验部分共有6 个实验,内容覆盖了ISE 的设计使用、片内逻 辑分析仪ChipScope 的使用、设计仿真工具Modelsim 的使用、以及嵌入式系统设计工具EDK 的使用等内容。在每个实验的说明中分别介绍它们的使用。 实验一、7 段数码管显示简单的时钟 这里结合ISE8.1 使用介绍实验的设计。 1.首先运行¡ 程序\Xilinx ISE 8.1i\Proj ect Navigator ¡; 2 .鼠标右键点击¡ File-New Proj ect ¡,弹出图1 窗口: 图1 新建工程窗口 在Proj ect location 下选择所在的目录,并在Proj ect Name 中输入要新建的工程名,ISE 会自动在所选的目录下新建一个同名的工程目录。 3 .单击Next ,进入器件选择对话框: 图2 器件和设计流程选择 Created with novaPDF Printer (www.novaPDF.com). Please register to remove this message. 按照芯片规格和设计工具进行选择,这里选择如下: Product Category: ALL; Family: Spartan3; Device: XC3S1000; Package: FG456; Speed: -4; Top-Level Source Type: HDL; Synthesis Tool: XST(VHDL/Verilog); Simulator : ModelSim-XE VHDL; 4 .下面的两个窗口都可以略过。最后一个窗口显示整个工程的信息,如有要修改的地 方,还可以返回修改,不用修改就可以点击Finish,就完成了新工程的创建。 图3 ISE 8.1i 集成开发环境 5 .进入设计界面后,在左上部分的工程管理窗口中右键单击器件属性项,选择 New Source,弹出图4 界面。 图4 选择源文件类型 列表框中列出了各种可以选择的文件类型,这里选择VHDL Module,输入文件名,Next 进入下一步。 Created with novaPDF Printer (www.novaPDF.com). Please register to remove this message. 6 .在下一步的端口定义窗口中,可以进行输入输出端口的定义,也可以不作定义,留 在文件生成后手动加入。在下一个窗口中单击Finish ,完成新文件的添加。 7 .新建的文件中已经生成了基本框架,设计者添加相应的内容即可。 图5 源文件编辑窗口 8.源文件编辑完成后,在主界面左侧的过程处理窗口中,双击 Synthesis 项,对源文 件进行语法检查和综合。在无语法错误和逻辑错误并完成综合后,就可以进行设计 实现工作了。 9 .在进行设

文档评论(0)

aa15090828118 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档