- 1、本文档共42页,可阅读全部内容。
- 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
- 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
可编程逻辑器件--PLD 可编程逻辑器件的定义 逻辑器件:用来实现某种特定逻辑功能的电子器件,最简单的逻辑器件是与、或、非门,在此基础上可实现复杂的时序和组合逻辑功能。 可编程逻辑器件(PLD--Programmable Logic Device):是一种数字集成电路的半成品,在其芯片上按一定排列方式集成了大量的逻辑门和触发器等基本逻辑元件。通过编程可以设置其逻辑功能。 数字电路课程的回顾 数字电路设计的基本方法 组合电路设计 问题?逻辑关系?真值表?化简?逻辑图 时序电路设计 列出原始状态转移图和表?状态优化?状态分配?触发器选型?求解方程式?逻辑图 数字电路课程的回顾 使用中、小规模器件设计电路(74、54系列) 编码器(74LS148) 译码器(74LS154) 比较器(74LS85) 计数器(74LS193) 移位寄存器(74LS194) ……… 数字电路课程的回顾 设计方法的局限 卡诺图只适用于输入比较少的函数的化简。 采用“搭积木”的方法进行设计。必须熟悉各种中小规模芯片的使用方法,从中挑选最合适的器件,缺乏灵活性。 设计系统所需要的芯片种类多,且数量很大。 数字电路课程的回顾 采用中小规模器件的局限 电路板面积很大,芯片数量很多,功耗很大,可靠性低--提高芯片的集成度 设计比较困难--能方便地发现设计错误 电路修改很麻烦--提供方便的修改手段 PLD器件的出现改变了这一切 PLD出现的背景 电路集成度不断提高 SSI?MSI?LSI?VLSI 计算机技术的发展使EDA技术得到广泛应用 设计方法的发展 自下而上?自上而下 用户需要设计自己需要的专用电路 专用集成电路(ASIC-Application Specific Integrated Circuits)开发周期长,投入大,风险大 可编程器件PLD:开发周期短,投入小,风险小 PLD器件的优点 集成度高,可以替代多至几千块通用IC芯片 极大减小电路的面积,降低功耗,提高可靠性 具有完善先进的开发工具 提供语言、图形等设计方法,十分灵活 通过仿真工具来验证设计的正确性 可以反复地擦除、编程,方便设计的修改和升级 灵活地定义管脚功能,减轻设计工作量,缩短系统开发时间 保密性好 管脚数目: 208个 电源: 3.3V(I/O) 2.5V(内核) 速度 250MHz 内部资源 4992个逻辑单元 10万个逻辑门 49152 bit的RAM PLD的发展趋势 向高集成度、高速度方向进一步发展 最高集成度已达到400万门 向低电压和低功耗方向发展,5V?3.3V?2.5V?1.8V?更低 内嵌多种功能模块 RAM,ROM,FIFO,DSP,CPU 向数、模混合可编程方向发展 可编程逻辑器件的分类(P5) 从互连特性上分类 从可编程特性上分类 从结构的复杂程度上分类 从结构上分类 熔丝或反熔丝编程器件-Actel的FPGA器件 体积小,集成度高,速度高,易加密,抗干扰,耐高温 只能一次编程,在设计初期阶段不灵活 SRAM-大多数公司的FPGA器件 可反复编程,实现系统功能的动态重构 EEPROM-大多数CPLD器件 可反复编程 不用每次上电重新下载,但相对速度慢,功耗较大 PLD的主流厂商 最大的PLD供应商之一 FPGA的发明者,最大的PLD供应商之一 ISP技术的发明者 提供军品及宇航级产品 SPLD的基本结构 PROM结构 PLA结构 PAL结构 与阵列可编程使输入项增多,或阵列固定使器件简化。 或阵列固定明显影响了器件编程的灵活性 PAL类型 基本阵列结构 可编程的输入、输出结构(异步I/O输出结构) 寄存器输出结构 适合于实现计数器、移位寄存器等时序逻辑电路 “异或”输出结构 异步寄存器输出结构 PAL的优缺点 优点: 提高了功能密度,节省了空间,提高了速度;使用方便,提高了设计的灵活性;通过对加密位进行编程,实现加密功能,可防止非法复制;时序型PAL器件在接通电源时可自动将各触发器置O,保证电路从起始状态开始使用,即具有上电复位功能。 缺点: 但PAL器件的集成密度低,仍有一定的局限性,主要体现在采用熔丝工艺,只能一次性编程,不能改写,使用者有一定的风险;输出结构固定,不能重新组态,编程灵活性较差。 GAL结构 GAL器件与PAL器件的区别在于用可编程的输出逻辑宏单元(OLMC)代替固定的或阵列。可以实现时序电路。 GAL器件的OLMCOutput Logic Macro Cell 每个OLMC包含或阵列中的一个或门 组成: 异或门:控制输出信号的极性 D触发器:适合设计时序电路 4个多路选择器 GAL的优点 (1) 具有上电复位和可加密功能,被认为是最理想的PLD; (2)器件适用性好,即有较高的灵活性,它具有的每个宏
文档评论(0)