网站大量收购闲置独家精品文档,联系QQ:2885784924

5锁存器和触发器1ppt课件.ppt

  1. 1、本文档共54页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
5锁存器和触发器1ppt课件

工作原理 基本SR锁存器的特点 触发器的分类 Q Q D CP G5 G6 G3 G4 G1 G2 工作原理 (2) 若D = 0 G5输出为1,则G6输出为0,所以G4输出仍为1,G3则因输入全1而变为0。触发器输出为0态。 CP↑时 0 1 1 0 1 1 0 1 0 图中兰线维持G3输出为0;G5、G4输出接G6输入,使G6输出0,维持G4输出为1。此时即使D变化,也会保持维持G4输出为1。因此,兰线称“维持0、阻塞1”线。 维持阻塞D触发器 Qn+1=D D触发器,CP上升沿到来时有效 实际应用的触发器,常需异步复位和置位, RD=0,直接置0 SD=0,直接置1 Qn+1=D SD,直接置1端 RD,直接置0端 74LS74或74F74就是按上述原理构成的维持阻塞双D触发器。 D触发器的直接(异步)置0,置1功能 Q Q D CP G5 G6 G3 G4 G1 G2 SD RD CP=0期间, RD=0都可以作用到基本触发器,直接影响Q输出为0,RD撤销后也能维持状态。 CP=1期间, RD=0,使Q=0; 同时使G5输出1,G4输出1,则G3输出0,使Q=0 。 即使RD=0撤除,输出也保持不变。 SD也是同样考虑,要接入G2。 5.3.3 利用传输延迟的触发器(自学) ——74F112是利用传输延迟的JK触发器 触发器通常还有一个触发控制脉冲,用于控制触发器状态发生改变的时刻,因此研究触发器应着重触发器的: 逻辑功能 触发方式 5.4 触发器的逻辑功能 触发器下一个输出状态(次态Qn+1)与输入信号及现在输出状态(现态Qn)的关系。 1、特性表(状态转换真值表) 表明触发器下一个输出状态(次态Qn+1)与输入信号及现在输出状态(现态Qn)关系的表格。 2、特性方程 由状态真值表写出的表明次态(Qn+1)与输入信号及现态(Qn)关系的逻辑函数表达式。 3、状态(转换)图 用〇表示状态 “→”和“/”表示状态转换方向和输入/输出取值关系的图形。 4、时序图(波形图) 触发器逻辑功能的描述方式: 5、逻辑符号 RS触发器 JK触发器 D触发器 T触发器 按其逻辑功能 5.4.1 D触发器 功能: 1.逻辑符号 D Q n Q n+1 说 明 0 0 0 1 0 0 1 1 0 1 1 1 输出状态与D端状态相同 D触发器的特征表 3.特性方程: 2.特征表 4.状态图 D触发器的状态转换图 5.4.2 JK触发器 功能: 1.逻辑符号 5.时序图 2.特性表 0 1 1 1 0 0 1 0 Qn+1 1 翻转Qn+1=Qn 0 1 1 1 输出状态同J 状态 0 0 1 1 输出状态同J 状态 0 1 0 1 保持Qn+1=Qn 0 0 0 功能 Qn K J 3.特性方程 Qn+1 11 01 0 0 J 00 1 1 1 KQn 0 10 0 1 0 1 4.状态图 1 0 JK/ 1X/ X0/ 0X/ X1/ 时序图 74F112是利用传输延迟的JK触发器就是一下降沿触发的双JK触发器。 T触发器的特性方程: T触发器的功能是T为1时,为计数状态(翻转),T为0时为保持状态。 T Q n Q n+1 0 0 0 1 0 1 1 1 0 1 1 0 1 T触发器特征表 T触发器的状态转换图 5.4.3 T触发器 逻辑符号 * 学习要点: 锁存器和触发器的逻辑功能和触发方式 锁存器和触发器的使用 5 锁存器和触发器 锁存器和触发器是构成时序逻辑电路的两种基本逻辑部件。 ? 有两个稳定的状态:0状态和1状态; ? 在不同的输入情况下,它可以被置成0态或1态; ? 当输入信号消失后,所置成的状态可保持不变。 互补信号输出端, 称0状态, 称0状态 互补信号输出端, 称1状态, 称1状态 (1)次态不仅与输入信号状态有关,而且与电路的现态有关。 (2)电路具有两个稳定状态,在无外来触发信号作用时,电路将保持原状态不变。 (3)在外加触发信号有效时,电路可以触发翻转,实现置0或置1。 (4)在稳定状态下两个输出端的状态和必须是互补关系,即有约束条件。 双稳态电路的特点 5.1 双稳态存储单元电路 两个非门交叉耦合则构成最基本的双稳态电路。 该电路有两个可以保持的稳定状态,可用于记忆一位二进制数据。 若该电路的两个非门改为与非门或者或非门,并从其中一个门输入相应信号,则可改变输出。 5.2 锁存器 锁存器是一种对脉冲电平敏感的存储单元电路。 可以在特定输入脉冲电平的作用下改变状态。 5.2.1 SR锁存器 S R ≥1 Q Q ≥1 1. 或非门构成基本SR锁存器 ①R

文档评论(0)

xyz118 + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档