第5章定时器计数器和8253.PDF

  1. 1、本文档共50页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
第5章定时器计数器和8253

《微机原理与接口》 第5章定时器/计数器和8253 教师:苏曙光 华中科技大学软件学院  教学内容 第1节 定时器和计数器的概念 第2节 8253的结构和工作原理 第3节 8253的初始化和基本操作 第4节 8253工作方式和应用 第5节 8253在IBM PC/XT中的应用 第1节 定时器和计数器的概念  定时(计时) 为CPU和外设提供时间标记或一段时间。 时序,各种周期,时间片、系统时间、时间间隔、运行时间 计数 统计某对象的数量(典型的对象是脉冲) 定时的本质是计数 当数与数之间的“时间间隔”固定且已知,则 定时时间 = 计数数量 × 时间间隔 定时的方法  软件方法 运用循环执行一段指令产生的延时。 缺点:增加CPU开销;延时依赖CPU频率; 优点:不需增加硬件设备。 适用:用于短时且精度要求不高的延时 硬件方法 采用专用电路(例如:定时/计数器)产生定时。 优点:不占用CPU时间;定时准确不受主机频率影响 适用:定时时间长,精度要求较高 典型的定时专用电路/芯片:INTEL 8253/8254系列芯片  典型的定时/计数器芯片 8253 (2MHz ) 8253-5 (5MHz) 8254 (8MHz ) 8254-2 (10MHz) 8254-5 (5MHz) 特点:相互兼容,工作频率有差异 第2节 8253的结构和工作原理  8253的结构和基本特点 有3个16位相互独立的计数器:T0, T1, T2 每个计数器都可以按照二进制或二—十进制计数 每个计数器可设置6种不同的工作方式 每个计数器可以预置计数初值(时间常数) 计数器的当前计数值可被CPU读出  8253的外部引脚【24脚,+5V】  功能引脚(面向CPU的信号线) ① 数据总线D0~D7 三态输出/输入线:数据、命令和状态。 ②片选线 低电平有效。由地址译码的结果控制。 ③ 读信号 低电平有效。对8253寄存器进行读操作 ④写信号 低电平有效。对8253寄存器进行写操作 ⑤地址线A1A0 接到系统地址总线的A1A0 A1A0用于选择8253 内部寄存器。  功能引脚【面向I/0的信号线】 ⑥时钟信号CLK 计数的对象:每输入1个时钟脉冲便计数1次。 CLK 0、CLK 1、CLK 2 ⑦门控信号GATE 控制计数的启动、暂停、禁止【和工作方式有关】 GATE0、GATE1、GATE2 ⑧计数器输出信号OUT 标识定时或计数完毕 OUT0、OUT1、OUT2 8253的内部结构 CLK 0 D7~0 数据总线缓冲器 计数器0 GATE0

文档评论(0)

2105194781 + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档