08.9第二章.pptVIP

  • 16
  • 0
  • 约1.26万字
  • 约 71页
  • 2018-11-26 发布于江苏
  • 举报
该文档均来自互联网,如果侵犯了您的个人权益,请联系我们将立即删除!

例10.6 32位并行接口的译码电路设计 (1) 要求 某微机系统,包括8个32位宽度的并行接口电路,每个接口电路拥有4个32位的端口。试设计I/O端口译码电路,其I/O地址范围为00H~7FH。 (2) 分析 首先,根据所给的地址范围00H~7FH,可知译码电路使用7位地址线A0~A6,其他高位地址置为0;再根据设计要求,来安排这7位地址线的具体用途。 ① 为满足8个接口的需要,将A4A5A6三位参加译码,产生8个片选信号CS,选择8个接口芯片。 ② 为满足每个接口拥有4个端口的要求,A2和A3两位不参加译码,直接接到接口芯片,用以选择端口。 ③ 为满足32位宽度的接口的要求,A0和A1两位在地址总线上不出现,而由BE0~BE3四位来分别选择4个字节,形成32位数据。 32位微机IO端口地址译码电路设计 (3) 设计 32位并行接口电路的译码电路,如图10.9所示。 图中: 接口电路分4组,每组包含8片并行接口芯片82C55A,各组都配置了自己的地址译码器进行译码。 4个地址译码器的输出可在同一时刻选中4个接口芯片82C55A进行32位并行数据的输入或输出。 4个地址译码器都是采用74F138 图10.10 32位并行接口电路的译码电路 当BE3=0,CBA=A6A5A4=001时:Y1=“0” 当BE3BE2BE1BE0=0000,同

文档评论(0)

1亿VIP精品文档

相关文档