- 1、本文档共36页,可阅读全部内容。
- 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
- 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
第一部分 EDA内涵与PLD器件原理 EDA技术入门 FPGA/CPLD结构与原理 CPLD设计流程举例 EDA技术入门 EDA是什么? 我们为什么用EDA? 学习这门课的用途及目标 应用FPGA/CPLD的EDA开发流程 硬件描述语言Verilog和VHDL EDA设计方法 EDA的发展趋势 CPLD最小系统 EDA是什么? EDA(Electronic Design Automation)技术通俗的说就是通过软件的方法来高效地完成硬件设计的计算机技术 专用集成电路与通用集成电路ASIC(Application Specific Integrated Circuit)是专用集成电路 在集成电路界ASIC被认为是一种为专门目的而设计的集成电路。是指应特定用户要求和特定电子系统的需要而设计、制造的集成电路。 ASIC的特点是面向特定用户的需求,ASIC在批量生产时与通用集成电路相比具有体积更小、功耗更低、可靠性提高、性能提高、保密性增强、成本降低等优点 全定制与半定制 全定制设计需要设计者完成所有电路的设计,因此需要大量人力物力,灵活性好但开发效率低下。如果设计较为理想,全定制能够比半定制的ASIC芯片运行速度更快。 半定制使用库里的标准逻辑单元(Standard Cell),设计时可以从标准逻辑单元库中选择SSI(门电路)、MSI(如加法器、比较器等)、数据通路(如ALU、存储器、总线等)、存储器甚至系统级模块(如乘法器、微控制器等)和IP核,这些逻辑单元已经布局完毕,而且设计得较为可靠,设计者可以较方便地完成系统设计。 以下内容在:第一章Verilog HDL数字设计综述—— 1.1数字电路CAD技术的发展历史 EDA的范围包括了CAD和CAE两个部分。为了简单起见,在本书中我们把所有的设计工具都称为EDA工具。 从技术角度看,CAD(Computer-Aided-Design,计算机辅助设计)工具这个术语指的是设计后端使用的工具,这些工具可以完成布局、布线和芯片的版图绘制等工作 CAE(Computer-Aided-Engineering,计算机辅助工程)工具这个术语指的是设计前端使用的工具,如HDL仿真、逻辑综合和时序分析。 我们为什么用EDA? 复杂数字逻辑 运行速度很高的场合 自主知识产权(保密性) 可实现高可靠性 移植性好(设计可方便应用到其他相关场合) 硬件可升级性(性能指标如通信协议发展变化很快) 高性能要求 学习这门课的用途及目标 通信(网卡、PCI、I2C等总线或通信协议、串口、其它接口) 高速或复杂数字逻辑(视频控制、运动控制) 通用芯片(数字芯片直至单片机、DSP) 硬件算法(PID、模糊控制、神经网络) 举例: 实现FPGA与PC的串行通信 I2C器件接口IP核的CPLD设计 基于FPGA 的PCI 总线接口设计 基于FPGA的光栅尺信号智能接口模块 学习这门课的用途及目标 基于CPLD的线阵CCD数据采集系统的开发 高速线阵CCD IL-P1-4096的原理和应用 基于FPGA+ARM的独立运动控制平台 采用DSP和FPGA构建高速高精运动控制器 学习这门课的用途及目标 基于EMP 7128的数字式相位测量仪 CPLD在远程多路数据采集系统中的应用 基于边界扫描的EPM9320LC84电路板故障诊断 基于CPLD和单片机的任意波形发生器设计 基于FPGA的乐曲发生器设计 错误检测与纠正电路的设计与实现 应用FPGA/CPLD的EDA开发流程: EDA技术各个层次 EDA技术及其发展 EDA技术及其发展 学习目标及方法 会完成CPLD/FPGA的简单应用系统(例如等精度频率计) 不管有没有实际完成一个系统,要知道整个设计、制作过程,具有这个能力,并拥有相应资料 带着应用的目的去学 完成应用系统不会什么就去学什么 等精度频率计 VHDL和Verilog哪个好? 电子系统的设计方法 传统电子设计技术的自底向上设计方法 基于VHDL和Verilog的自顶向下设计方法 CPLD最小系统 CPLD最小系统原理图 CPLD的ISP下载线 现代DSP设计技术-DSP Builder设计流程 系统设计、系统仿真 Matlab/Simulink 将设计转换为HDL Signal Compiler HDL逻辑综合 Synplify/Leonardo Spectrum FPGA实现 Quartus II DSP的FPGA实现 ■超大规模可编程硬件实现(FPGA) 如Altera公司的APEX、APEX II、Stratix系列等,开 发工具包为DSP Buil
您可能关注的文档
- PhotoshopCS4第7章.ppt
- photoshopCS设计.ppt
- PhotoshopCS的菜单栏.ppt
- photoshop书稿课件第七章专业学习课件(全集)适合自学.ppt
- Photoshop中应用重复复制制作的花的造型.ppt
- photoshop修饰修复编辑工具的应用.ppt
- Photoshop分辨率、图层.ppt
- Photoshop制作一朵含苞欲放的鲜嫩红玫瑰.pptx
- Photoshop动作与自动化处理功能.ppt
- Photoshop图像基础知识.ppt
- 2023-2024学年广东省深圳市龙岗区高二(上)期末物理试卷(含答案).pdf
- 2023-2024学年贵州省贵阳市普通中学高一(下)期末物理试卷(含答案).pdf
- 21.《大自然的声音》课件(共45张PPT).pptx
- 2023年江西省吉安市吉安县小升初数学试卷(含答案).pdf
- 2024-2025学年广东省清远市九校联考高一(上)期中物理试卷(含答案).pdf
- 广东省珠海市六校联考2024-2025学年高二上学期11月期中考试语文试题.pdf
- 2024-2025学年语文六年级上册第4单元-单元素养测试(含答案).pdf
- 2024-2025学年重庆八中高三(上)月考物理试卷(10月份)(含答案).pdf
- 安徽省安庆市潜山市北片学校联考2024-2025学年七年级上学期期中生物学试题(含答案).pdf
- 贵州省部分校2024-2025学年九年级上学期期中联考数学试题(含答案).pdf
文档评论(0)