QUARTUSII操作修改.ppt

  1. 1、本文档共51页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
Altera QuartusII 软件操作指南 一、新建工程 双击QuartusII软件启动坐标,即可启动QuartusII软件,启动界 面如下: 新建一个 项目时, 点击file- new project wizard…, 出现以下 一个对话 框: 在上页的对话框中,第一行是需要你指定 项目保存的路径,支持含中文字符的路径,第 二行是需要你为这个项目取一个名称,第三行 是需要你为这个项目的顶层实体取个名字,这 三个设定好后,点击“next”,出现下面一个界 面: 在上页的界面中,你可以添加已经写好的程 序模块,实现模块共享,如果需要添加直接点 击“Add”按 钮就可以 了,如果不 需要直接点 击 “next”, 出现这个 界面: 设置仿真时间区域,并进行波形文件存盘(选择File中的Save as) 接下来分别对各输入端口进行设置,完成之 后,单击保存文件按钮进行保存。 设置完成后需要生成功能 仿真网络表。单击“processing” 菜单下的“generate functional simulation netlist ”命令后自动 创建功能仿真网络表,如下图 所示,完成后弹出相应的提示 框,单击“确定”按钮即可。 相关实验 1-1. 应用 QuartusII 完成基本组合电路设计 (1) 实验目的:熟悉QuartusⅡ的VHDL文本设计流程全过程,学习简单组合电路的设计和仿真。 (2) 实验内容:利用QuartusⅡ完成2选1多路选择器的文本编辑输入(mux21a.vhd)和仿真测试,给出仿真波形。 (3)实验报告:根据以上的实验内容写出实验报告,包括实验目的、实验步骤、程序设计、软件编译和仿真分析,给出仿真波形图及其程序分析报告。 1-2. 应用 QuartusII完成基本时序电路的设计 (1) 实验目的:熟悉QuartusⅡ的VHDL文本设计过程,学习简单时序电路的设计和仿真。 (2) 实验内容:根据实验的步骤和要求,设计触发器,给出程序设计、软件编译及其仿真分析的实验过程。 (3)实验报告:根据以上的实验内容写出实验报告,包括实验目的、实验步骤、程序设计、软件编译和仿真分析,给出仿真波形图及其程序分析报告。 2-1. 设计含异步清 0 和同步时钟使能的加法计数器 (1) 实验目的:学习计数器的设计和仿真,进一步熟悉VHDL设计技术。 (2) 实验内容:在QuartusⅡ上对例2.1进行编辑、编译和仿真。说明例中各语句的作用,详细描述该示例的功能特点,给出其所有信号的仿真波形。 (3) 实验报告:根据实验内容写出实验报告,包括实验目的、程序设计注释、编译仿真波形和分析结果。 2-2. 7段数码显示译码器设计 (1)实验目的:学习7段数码显示译码器设计;学习VHDL的CASE语句应用。 (2) 实验原理:设计16进制数的译码显示。例2.2作为7段译码器, 输出信号LED7S的7位分别接数码管的7个段,高位在左,低位在右。例如当LED7S输出为“1101101”时,数码管的7个段:g、f、e、d、c、b、a分别接1、1、0、1、1、0、1;接有高电平的段发亮,于是数码管显示“5” 。 (3) 实验内容:说明例2.2中各语句的含义,以及该例的整体功能。在QuartusII上对该例进行编辑、编译和仿真,给出其所有信号的时序仿真波形。 (4) 实验报告:根据以上的实验内容写出实验报告,包括程序设计及其分析、软件编译、仿真波形图及其分析报告。 3. 数控分频器的设计 (1) 实验目的:学习数控分频器的设计和分析方法。 (2) 实验原理:数控分频器的功能就是当在输入端给定不同输入数据时,将对输入的时钟信号有不同的分频比,数控分频器就是用计数值可并行预置的加法计数

文档评论(0)

wuyoujun92 + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档