测试过程控制§1.189C51单片机概述汇总.ppt

  1. 1、本文档共137页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
三、P2口用作高8位地址总线 当CPU对片外存储器或I/O口进行读/写(执行MOVX指令或EA=0时执行MOVC指令)时,开关倒向地址线(右)端,这时,P2口只输出高8位地址。因为访问片外EPROM和RAM的操作往往接连不断,所以,P2口要不断送出高8位地址,此时P2口无法再用作通用I/O口。 返回 P3口 一、结构 二、P3口作为通用I/O口使用 三、P3口用作第二功能使用 返回 一、结构 1、P3口是一个多功能端口,其某一位的结构见图2-22。P3口与P1口的差别在于多了“与非”门3和缓冲器4。使得P3口除了具有P1口的准双向I/O功能外,还可以使用各引脚所具有的第二功能。 2、“与非”门3的作用实际上是一个开关,决定是输出锁存器上的数据还是输出第二功能(W)的信号。当W=1时,输出Q端信号;当Q=1时,可输出W线信号。 编程时,可不必事先由软件设置P3口为第一功能(通用I/O口)还是第二功能。 3、当CPU对P3口进行SFR寻址(位或字节)访问时,由内部硬件自动将第二功能输出线W置1,这时,P3口为通用I/O口。 4、当CPU不对P3口进行SFR寻址(位或字节)访问时,即用作第二功能输出/输入线时,由内部硬件使锁存器Q=1。 图2-22 P3口某位的结构图 读引脚 读锁存器 内部总线 写入 D CP Q 第二输出功能 VCC P3.X 3 1 2 锁存器 4 第二输入功能 W 返回 1、当把P3口作为通用I/O口进行SFR寻址时“第二输出功能端”W保持高电平,打开“与非”门3,D锁存器输出端Q的状态可通过“与非”门3送至FET场效应管输出。 2、当P3口作为输入使用(即CPU读引脚状态)时,同P0—P2口一样应由软件向口锁存器写1。 二、P3口作为通用I/O口使用 返回 三、P3口用作第二功能使用 当端口用于第二功能时,8个引脚可按位独立定义。见表2-10 返回 表2-10 P3口线与第二功能表 返回 端口的负载能力和接口要求 1、P0口: 当把它用作通用I/O口使用时,用其输出去驱动NMOS输入时需外接上拉电阻。用作输入时,应先向口锁存器(80H)写1。 把它当作地址/数据总线时(8031情况),则无需外接上拉电阻。用作数据输入时,也无需先写“1”。 P0口的每一位输出可驱动8个LS型TTL负载。 端口的负载能力和接口要求 2、P1-P3口 每一位输出可驱动4个LS型TTL负载。 89C51单片机(HMOS)的P1-P3口无需外接上拉电阻。 80C51单片机(CHMOS),作输出口时应在端口与晶体管基极间串联一个电阻。 P1-P3口也都是准双向口。作为输入时,必须先对相应端口锁存器写1。 第二章结束 人有了知识,就会具备各种分析能力, 明辨是非的能力。 所以我们要勤恳读书,广泛阅读, 古人说“书中自有黄金屋。 ”通过阅读科技书籍,我们能丰富知识, 培养逻辑思维能力; 通过阅读文学作品,我们能提高文学鉴赏水平, 培养文学情趣; 通过阅读报刊,我们能增长见识,扩大自己的知识面。 有许多书籍还能培养我们的道德情操, 给我们巨大的精神力量, 鼓舞我们前进。 * 复位信号及其产生 一、复位信号: RST引脚为复位信号输入端。 当RST引脚为高电平,且有效时间持续24个振荡周期以上,才能复位。 二、产生复位信号的电路逻辑图: 如图2-15所示。 返回 返回 复位电路 施密特触发器 片内RAM RST/VPD VCC VSS D1 D2 图2-15 复位电路逻辑图 复位电路 一、上电自动复位: 是通过外部复位电路的电容充电实现。 如图2-16(a)所示。 二、按键手动复位: 按键电平复位方式:如图2-16(b)所示。 返回 图 2-16 (a) 上电复位电路 只要Vcc的上升时间不超过1ms,就自动上电复位,即接通电源就完成了系统复位。 返回 VCC C R VCC RST/VPD VSS 1K Ω 22μF 89C51 图 2-12 (b) 按键电平复位电路 通过使复位端经电阻与VCC电源接通而实现。 VCC C R2 VCC RST/VPD VSS 1KΩ 22μF 89C51 R1 200Ω RESET 返回 89C51单片机的低功耗工作方式 89C51提供两种节电工作方式,即空闲(等待、待机)方式和掉电(停机)工作方式 图2-17所示为实现这两种方式的内部电路。 由图可见,若IDL(idle)=0,则89C51将进入空闲运作方式。在这种方式下,振荡器仍继续运行,但IDL封锁了去CPU的“与”门,故CPU此时得不到时钟信号。而中断、串行口和定时器等环节却仍在时钟控制下正常运行。掉电方式下(PD=0),振荡器冻结。 图2-17中,PD和IDL均为PCON中PD和IDL触发器的输出端。 图2-17

文档评论(0)

502992 + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档