- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
内存工作原理概要1
* Ramaxel的DDRII内存样品。 目前还没有量产,也还没有正式编号? * 随着计算机系统性能的不断提升,对内存的性能也提出了要求。首先是带宽的提升,要求内存的带宽不成为整个系统带宽的瓶颈。以内存与CPU带宽的对比为例:目前intel CPU的前端总线(FSB)为800MHz,64位数据接口宽度,其峰值带宽为800MHz×64bit/8=6.4GB/S,而目前主流的最高频率DDR400的峰值数据(64位数据接口)带宽为400MHz×64bit/8=3.2GB/S,远远低于CPU的匹配要求。目前暂时的解决方案是使用双通道,即在不提高数据频率的情况下,将数据接口宽度增加一倍,以达到带宽的匹配。 随着系统对内存要求的增加以及内存制造工艺已经达到极限,在目前的技术上在提高带宽已经不太可能,或者需要成本的大幅度增加。因为对内存的制造工艺来说,到DDR400以上,其良品率很低,导致成本要大幅度上升。 另外,从内存性能的提升和稳定性的考虑,也需要对现有的内存进行一些完善,比如驱动能力和负载匹配,在DDR时代都是由内存IC或者chipset外围的阻容件的设计来实现的,可调节能力差,影响应用中的稳定性。内存的频率提高后,这一问题越来越明显。 内存性能的提升不仅是对时钟和数据频率的提升,在读写等时序上,也要求时序更有效率。 DDRII对以上问题在一定程度上给出了解决方案。 记忆科技(深圳)有限公司 DDR 原理小结 控制信号在时钟的上升沿有效,数据信号在 时钟的上升、下降沿均有效。 SSTL_2 适合数据的快速翻转,低功耗 Differential Clock 提供更精确的时钟信号 DQS 的使用使数据的读写更可靠 DDR的技术 DDR技术则是完全开放的,其中包括了芯片组、内存芯片和模组的设计。这可以让芯片组厂商迅速推出DDR芯片组,内存与模组厂商也可以迅速进行转产 . DDR2 计算机系统发展对内存的要求 带宽提升 稳定性增加 成本降低 DDR DDR2 Clock Rate 100/133/167 (差分时钟) 200/266/333 (差分时钟) Data Rate 200/266/333 400/533/667 Bandwidth(B/s) 1.6/2.1/2.7G 3.2/4.2/5.4G 预取功能 2bit 4bit Level Interface SSTL_Ⅱ(2.5V) SSTL_18(1.8V) 其他 -- POST CAS ODT/OCD 差分DQS DDR与DDRⅡ对比 DDR VS. DDRII DDR2峰值带宽 带宽 数据率 64BIT (Signal) 128bit(daul) 400MHZ 3.2G/S 6.4G/S 533MHZ 4.3G/S 8.6G/S 800MHZ 6.4G/S 12.8G/S DDR1 峰值带宽 带宽 数据率 64bit(signal) 128bit(daul) 200MHZ 1.6G/S 3.2G/S 266MHZ 2.1G/S 4.2G/S 400MHZ 3.2/S 6.4G/S DDRⅡ的4N Prefetch DDR Ⅱ采用4bit数据预取功能,使DDR Ⅱ数据传输性能更好 DDR Ⅱ的Core采用的是较低的工作频率,未来成本底 DDR Ⅱ采用这种技术给未来进一步提升性能带来空间 DDRⅡ的4N Prefetch 4n-Prefetch Read 4n-Prefetch Write SSTL_18 LEVEL INTERFACE VIH(ac) VIH(dc) VIH(dc) VIL(ac) VDD=1.8V 1.15V 1.03V VREF =0.9V 0.77v 0.65V VSS=0 V DDR VS. DDRII 功耗 DDR Ⅱ TECHNOLOGY Post CAS OCD(On Die Termination. ) ODT(Off-Chip Driver ) DDR II Posted CAS 列地址信号CAS紧跟着行地址信号RAS 出现在总线上; 提高地址和控制总线的利用率,满足DDRII 高数据带宽需求。 DDR II Off-Chip Driver(OCD)
您可能关注的文档
最近下载
- 体育教师考编题库(附答案).pdf VIP
- 2024版质量管理手册.pdf VIP
- MW级储能飞轮安全防护方案.docx VIP
- 儿童哮喘全程管理.pptx VIP
- 《时速160公里动力集中动车组构造与检修》 课件 7 司机室.pdf
- Apeos C2450 S 用户手册说明书.pdf
- (中职)ZZ029养老照护赛项规程(8月18日更新).docx VIP
- (正式版)HG-T 21633-2024 玻璃钢管和管件选用规定.pdf VIP
- 2024年体育教师招聘考试体育学科专业知识模拟试卷(一)考编预测试题及答案.doc VIP
- ZZ029-养老照护赛项赛题(10套)-2023年全国职业院校技能大赛拟设赛项赛题完整版(10套).pdf VIP
原创力文档


文档评论(0)