单片机及接口技术2.7(外围扩展技术)概要1.pptVIP

单片机及接口技术2.7(外围扩展技术)概要1.ppt

  1. 1、本文档共25页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  5. 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  6. 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  7. 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  8. 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
单片机及接口技术2.7(外围扩展技术)概要1

§2.8 外围扩展技术 * * * * * 1. MCS-51并行扩展总线 图1 MCS-51的三组总线 P2.0~P2.7 ALE P0.0~P0.7 M C S - 5 1 地址 锁存器 8 8 8 (CB) D0~D7(DB) ALE(Address Latch Enable):由CPU输出,寻址时有效,用作地址锁存器的锁存允许控制信号。 :由CPU输出,在读程序时有效,用作片外程序存储器的输出允许控制信号 :由外围电路输入CPU,用作片内程序存储器的选择控制信号。 :由CPU输出,在读/写片外数据存储器时有效,用作片外数据存储器的读/写控制信号。 1)相关控制信号 2)地址锁存器 输入引脚D0~D7、输出引脚O0~O7、锁存允许控制引脚LE和输出允许控制引脚 1 2 3 4 5 6 7 8 9 10 O0 D0 D1 O1 O2 D2 D3 O3 GND 20 19 18 17 16 15 14 13 12 11 S N 7 4 L S 3 7 3 Vcc O7 D7 D6 O6 O5 D5 D4 O4 LE 图6.2 地址锁存器74LS373 1)MCS-51单片机只有16条地址总线,可寻址范围216=64KB。 a. 访问片外程序存储器时采用MOVC指令,执行该指令时PSEN(平)有效,WR(平)和RD(平)无效,则只有程序存储器可输出; b. 访问片外数据存储器和I/O接口时采用MOVX指令,执行该指令时WR(平)和RD(平)有效,而PSEN(平)无效,又只有片外数据存储器可输出。 由于适用的访问指令不同,片外程序存储器和数据存储器的地址可重叠,因此可同时扩展64K片外程序存储器和64K片外数据存储器。 2. MCS-51单片机的并行扩展容量 2)若需要扩展64KB以上的同类型存储器,可以通过I/O口线(通常用P1口)扩大地址容量,用n根I/O口线可扩展2n×64KB同类型存储器。 1)数据总线可连接多个存储器或I/O接口芯片,但同一时间只能够传送一个芯片的数据,当扩展有多个同类型的片外程序存储器或数据存储器(包括I/O接口)时,存在芯片选择的问题,必须设计好同类型存储器的片选控制信号,使同一时间内只有一个芯片有效。采用地址译码法,即用1根或多根高位地址线的输出作为不同芯片的片选信号,这些高位地址和存储器的片内地址组成了存储单元的物理地址。 例如:扩展8KB存储器,CPU高3位地址线A15-A13的译码000输出端作为存储器的片选信号,低13位地址线和存储器13位片内地址相连,则存储器的物理地址范围为:0000 0000 0000 0000B – 0001 1111 1111 1111B,即0000H-1FFFFH 3. 地址译码方法 2)若需扩展的存储器和I/O口芯片较少时,可采用线选法。线选法以一根高位地址线选择一个芯片,不需要增加其他电路,硬件结构简单,但存储器的地址不连续。 3)若需扩展的存储器和I/O芯片较多时,需采用译码法。译码法通常用两根以上的高位地址线作为译码器的输入,以译码器的输出作为各存储芯片的片选信号。一根地址线有0和1两种逻辑电平状态,n根高位地址线有2n种组合,则可用来选择2n个存储器和I/O芯片。 图6.3 译码器芯片引脚 74LS139为双2-4译码器 3-8译码器 1 2 3 4 5 6 7 8 A0 A1 A2 G1 GND 16 15 14 13 12 11 10 9 Vcc 7 4 L S 1 3 8 1 2 3 4 5 6 7 8 1G 1A 1B GND 16 15 14 13 12 11 10 9 Vcc 2G 2A 2B 7 4 L S 1 3 9 例1:若扩展4片16KB数据存储器 图6.4 地址译码 1G 1A 1B 7 4 L S 1 3 9 #0存储器 #1存储器 #2存储器 #3存储器 +5v P2.6 P2.7 M C S 5 1 用P2.7P2.6作为74LS139的第一组输入,74LS139的第一组输出作为这4片数据存储器的片选信号,当P2.7P2.6输出00~11B时,分别选中#0~#3存储器,则#0存储器的地址范围为0000H~3FFFH(P2P0=0000 0000 0000 0000B~0011 1111 1111 1111B),#1、#2、#3存储器的地址范围分别为4000H~7FFFH、8000H~BFFFH、C000H~FFFFH。 4.数据存储器扩展 1)RAM存储器 (1) 静态RAM 6264 8K x 8、62128 16K x 8、62256 32K x 8 单 片 机 系 统 扩 展 Intel 6264 VDD

您可能关注的文档

文档评论(0)

yaocen + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档