- 1、本文档共8页,可阅读全部内容。
- 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
- 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
Lab5 七段数码管显示设计.pdf
北京中教仪装备技术有限公司
实验五 七段数码管显示设计
一、 实验前准备
1. EXCD-1 可编程片上系统开发板;
2. 下载线;
3. 5V 电源。
注意:由于本实验要需要哟轨道4 位 7 段数码管,确认 DIP 开关 JP1 拨至上方 (7SEGLED )。
二、 实验目的:
进一步熟悉 ISE 的工作环境及操作,练习使用 VHDL 语言编写 7 段数码管显示程序,
掌握数码管的驱动方法。熟练掌握使用 USB 电缆或并口下载线下载逻辑电路到 FPGA ,并
调试电路使其正常工作。熟悉数字电路集成设计的过程。
三、 实验原理
1. 数码管显示原理
数码的显示方式一般有三种:第一种是字型重叠式;第二种是分段式;第三种是点阵式。
目前以分段式应用最为普遍,主要器件是七段发光二极管(LED )显示器。它可分为两种,
一是共阳极显示器(发光二极管的阳极都接在一个公共点上),另一是共阴极显示器(发光
二极管的阳极都接在一个公共点上,使用时公共点接地)。
EXCD-1 开发板使用的数码管为四位共阴极数码管,每一位的共阴极 7 段数码管由 7 个
发光 LED 组成,呈“ ”字状,7 个发光 LED 的阴极连接在一起,阳极分别连接至 FPGA
相应引脚。SEG_SEL1、SEG_SEL2、SEG_SEL3 和 SEG_SEL4 为四位 7 段数码管的位选择
端。当其值为“1”时,相应的7 段数码管被选通。当输入到 7 段数码管 SEG_A~ SEG_G 和
SEG_DP 管脚的数据为高电平时,该管脚对应的段变亮,当输入到 7 段数码管 SEG_A~
SEG_G 和 SEG_DP 管脚的数据为低电平时,该管脚对应的段变灭。
图5-1 7 段数码管显示原理
该四位数码管与 FPGA 之间通过 8 位拨码开关(JP1 )进行连接,当DIP 开关全部拨到
上方时(板上标示为:7SEGLED ),FPGA 的相应IO 引脚和四位 7 段数码管连接,7 段数码
1
北京中教仪装备技术有限公司
管可以正常工作;当 DIP 开关全部拨到下方时(板上标示为:EXPORT5 ),FPGA 的相应IO
引脚与 7 段数码管断开,相应的 FPGA 引脚用于外部 IO 扩展。
注意:无论拨码开关断开与否,FPGA 的相应 IO 引脚都是与外部扩展接口连接的,所
以当正常使用数码管时,不允许在该外部扩展接口上安装任何功能模块板,示意图如图3-6
所示:
图 5-2 DIP 开关 JP1 原理图
七段数码管输入输出关系如表 5-1 所示:
表 5-1 七段数码管输入输出对应关系
功能 输入 输出 输出
与数 a b c d e f g 显示
0 0 0 0 0 1 1 1 1 1 1 0 0
1 0 0 0 1 0 1 1 0 0
文档评论(0)