- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
UTOPIA LEVEL2 接口时序分析及 FPGA 实现
谢永安 万旺根
(上海大学 通信学院 上海 200233)
摘 要:本文详细分析了 ADSL 系统中ATM 层和物理层之间的 UTOPIA LEVEL2接口时序,采用
FPGA 实现了 UTOPIA 接口设计,应用在 ADSL 系统中,数据收发正确,工作稳定;该方案的
实现对解决现有专门通信芯片的成本较高、功能固定和灵活性较差等缺点具有较大的实际意
义和应用价值。
关键词:UTOPIA 接口;FPGA;时序分析
中图分类号:TP368.6 文献标识码:B
The Timing Analysis and FPGA Implementation of Utopia Level2
XIE Yong-an WAN Wang-gen
(School of Communication and Information Engineering of Shanghai university,
Shanghai, 200093, China)
Abstract :This paper analyzed interface timing of UTOPIA LEVEL2 between ATM layer and
physical layer in the ADSL system in detail. Applied in the ADSL system, the UTOPIA interface
implemented in FPGA receives and transmits correctly. The implementation of this scheme has the
larger significance and practical application value in resolving higher cost, fixed function and less
flexibility existing in the specialized communications chips.
Key words: UTOPIA, FPGA, timing analysis
1 引言
在ADSL系统中,由DSLAM(数字用户接入复用器)完成ATM的终结和路由。该模型分为4
层,自上而下分为高层、AAL层、ATM层和物理层,这里高层是指RFC1483及其以上各层,AAL
层(ATM适配层)又分为拆分与组装子层(SAR)和汇聚子层(CS)两个子层,ATM层主要完
成信元复用、解复用、有关信元头的操作以及流控等功能,物理层的主要任务是物理线路编
码和信息传输。UTOPIA接口(ATM的通用测试和操作物理接口)位于ATM层和物理层之间,规
范ATM层和物理层之间的信号电平和时序定义;作为一种标准的高速接口,UTOPIA接口是连
接物理层和ATM层的纽带,共分为LEVEL1、2、3、4四级,每一级都是在前一级的基础上加强
了某些功能,使得这四级分别应用于芯片级、板级、设备级和系统级连接。
目前,在国内外的应用系统中,ATM 功能和 UTOPIA 接口都由一些技术成熟的专用通信
处理芯片来完成,如 Motorola 公司MPC866 系列处理器等,成本较高,功能固定,灵活性较
差;国外一些 FPGA 芯片设计厂商,如美国的 Altera 公司逐渐设计出了一些这方面的
megafunctions(兆功能函数库),支持在一些新型号的 FPGA 芯片应用,但是不像 Altera
提供的一些常用函数库,这些专用函数库是要付费的。
本课题来源于学校和公司合作课题,采用 Alteta 公司 Cyclone 系列 FPGA 来实现 ATM
层 UTOPIA LEVEL2 主接口,与物理层 UTOPIA 从接口连接。FPGA较高的性价比、开发周期短
和功能灵活等优势使本课题的实现具有较大的实际意义。
2 UTOPIA LEVEL2 接口功能和时序分析
2.1 接口功能描述
UTOPIA 接口是连接 ATM 层和物理层的接口,允许物理层以不同的速度在不同的媒质上
进行数据传输,它包括收发数据端口、控制信号和地址信号。UTOPIA
文档评论(0)