可编程逻辑电路设计入门-附件.pdf

  1. 1、本文档共37页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
可编程逻辑电路设计教学组 可编程逻辑电路设计教学组 二○○六年 二○○六年 课程简介 可编程逻辑器件常识 试验平台简介 MAX+PLUS II入门 基本的VHDL程序结构 开发流程演示 本次试验内容 课 程 教学目的及方式 简 教学目的 介 熟悉可编程逻辑器件的结构和原理 掌握可编程逻辑器件的开发方法和工具 掌握VHDL语言 学习数字系统的设计方法 锻炼数字系统的设计和实现的综合能力 教学方式 讲授 自学 课 程 教学内容 简 可编程逻辑器件的结构原理 介 可编程逻辑器件的特性和使用 可编程逻辑器件的开发流程 可编程逻辑器件的开发工具 可编程逻辑系统的VHDL语言设计方法 数字系统的设计方法 课 程 教学计划 简 课次 教学内容 实验内容 实验要 日期 (1小时) (2.5小时) 求 介 1 PLD器件常识 实验一:入门实验(熟悉实验 检查 7/10- 实验板简介 板和开发软件) 开发软件入门 VHDL程序结构 2 VHDL语言(组合逻辑部分) 实验二:组合逻辑电路实验 检查 ~7/14 实验板介绍 译码器/十进制转换/ 比较器/加法 器 3 VHDL (时序逻辑部分) 实验三:时序逻辑电路实验 检查 7/17- 时序逻辑电路设计 扫描显示电路 设计优化方法 4 状态机 实验四:状态机及层次化设计 检查 ~7/21 层次化设计 实验 EDA软件接口 脉宽测量电路 5 介绍Project(I)和(II) 实验五:小系统设计Project(I) 检查/报 7/24- 电子表 告 6/7/8 开放实验 实验六:大系统设计Project(II) 检查/报 ~8/4 题目可选 告/答辩 课 程

文档评论(0)

xiaofei2001129 + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档