ADC分类选择及其前端配置技术来源互联网ADC作为数据采集系统中.docVIP

ADC分类选择及其前端配置技术来源互联网ADC作为数据采集系统中.doc

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
ADC分类选择及其前端配置技术来源互联网ADC作为数据采集系统中

ADC分类选择及其前端配置技术 来源:互联网   ADC作为数据采集系统中的转换器,它的应用包括了音频、工业流程控制、电源管理、便携式/电池供电仪表、PDA、测试仪器分析及测试仪表、医学仪表等领域。正因为它的用途如此广泛,所以作系统设计人员首先迂到是如何选择ADC,而选择ADC又必须了解它的分类与特征,在这基础上更要了解ADC前端设计技术,这样才能实现工控或检测系统的高可靠与高精度。本文将此作介绍分析。1、基于架构的ADC分类   ADC按某架构分类有四大类,即Delta-Sigma( ∑ )ADC、逐次逼近型(SAR)ADC、大带宽∑ADC及智能型ADC。在此仅对三类作分析。 1.1Delta-Sigma( ∑ )ADC   基本架构   ∑ADC由一个∑调制器以及后序的数字抽样滤波器组成。 调制器由一个带DAC的反馈回路纽成,回路中包括了一个比较器及一个积分器。回路通过时钟同步。基本组成架构见图1所示。 图1 *特征   ∑转换器拥有非常高的分辨率,可理想的用于转换极宽频率范围(从直流到好几个MHz)的信号。在∑ADC中,输入信号先通过一个调制器实现过采样,而后由数字滤波器所产生的、采样率较低的高分辨率数据流完成滤波及抽取。   ∑的架构模式允许牺牲分辨率来换取速度,或同时折衷换取速度及功耗。正是数据率、分辨率、功耗三者之间密切且不间断的联系,使得∑转换器格外的灵活。在很多∑转换器中,分辨率是可编程设定的,从而使单个器件能满足多个不同度量的需求。   ∑转换器对输入过采样,因而能在数字域完成大多数的反锯齿滤波。现代的超大型集成电路设计技术已经使得复杂数字滤波器的成本远低于同等的模拟滤波器。原来不同寻常的某些功能,诸如对50Hz及60Hz的带阻滤波,现在已经内置到很多的∑ADC之中。   ∑转换器的运作有别于逐次逼近型(SAR)转换器。SAR转换器获得输入电压的一个“映像”,通过对“映像”的分析决定响应的数字代码。而∑测量的是一段确定时间的输入信号,其输出响应的数字代码是根据信号的时间平均得来的。对于∑的工作方式有清晰的认识是很重要的,特别是对于设计中包含多路复用技术及同步的情况。   对多个∑转换器的同步并不困难,因此很容易实现多个转换器的同时刻采样,而比较困难的则是实现∑转换器与外部事件的同步。∑转换器还对系统时钟抖动(CIock iftter)有极高的抵抗能力。其过采样功能有效的平均了抖动,降低了其噪声影响。 *应用   ∑的典型高精度应用包括了音频、工业流程控制、分析及测试仪表、医学仪表。   近期ADC架构领域的革新带来了新一代的ADC架构,此架构同时采用了流水线及过采样率准则。因此,超高速转换器将数据率推向了MSP5(百万抽样率每秒)的级别,同时保持了16位甚至更高的精度。这样的速度支持了众多最新的大带宽信号处理应用,例如通信及医学成像。 1.2大带宽∑ADC特征   大带宽∑ADC具有非常高的分辨率,可转换覆盖极宽频率范围的信号--从直流至若干MHz。采用此类ADC的系统将得益于其高速、高精度性能以及大带宽(直流至5MHz)。此类ADC采用了多级的调制器架构,从而提供了优异的内在稳定性,并通过降低过采样率(OSR)提高了信号量化噪声比(SQNR)。此外,该高速的∑转换器具有非常强的系统时钟抖动耐受性。过采样的操作弱化了抖动,降低了噪声的影响。速度及精度的结合可支持大带宽信号处理的应用。以用于生物医学、台架(bench)测试和测量以及通信应用中先进的科学仪表。 1.3逐次逼近型(SAR)ADC *基本架构   在SARADC内部。数位是由单个高速、高准确度比较器一位一位确定的,从MSB/最高有效㈣到LSB/最低有效62)。比较的坌过程是通过模拟输入信号与DAC的输出比较.而后根据比较结果。在DAC输出端先前确定的数位的基础上不断的调整,使DAC输出信号逐步逼近模拟信号.并最终完成转换。基本组成架构见图2所示。 图2 *特征   逐次逼近存储(SAR)转换器是针对中等采样速率的中高分辨率应用常用的架构。SARADC分辨率范围从8位至18位不等,典型速度值低于10MSPS,拥有较低的功率损耗及小外形。SAR转换器依照与平衡校准类似的原理运作。在校准时,未知重量被置于天平的一端,同时将已知重量添加置另一端,通过减少或添加(kept)直至两端达到完美的平衡。未知重量可通过添加的已知总量的总数测量得出。在SAR转换器中,输入信号是未知量,通过采样并保持。该电压随后将于连续的已知电压比较,其结果由转换器输出。但与重量测量不同.转换可通过电荷再分配技术在非常短的时间内完成。   由于SAR AD C需要对输入信号采样,并将采样值保持到转换完成,其架构并不产生对自然输入信号的损耗,因此也并不要求输入信号是连续的。这也使得SAR架

文档评论(0)

18273502 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档