xDx Designer 层次原理图设计方法.pdfVIP

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
xDx Designer 层次原理图设计方法

如何使用xDx Designer 进行层次原理图设计与模块复用 王子瑜 《Xpedition 从零开始做工程》 读者群:201353302 EEVX 在安装后C 盘会有评估文件,内含完整的课程、设计文件、课程说明、中心库: 我们可以取设计完成的设计“LessonFinal”作为评估工程,Library 文件夹为中心库; 层次原理图设计 1、打开LessonFinal 的工程prj 文件,通过文件菜单新建一份原理图,由于工程已经存在根 原理图 (即主原理图),所以新建得到的都会出现在下方的Blocks 中,双击打开,对新 的原理图进行绘制,注意保持所有位号为R?,U?等未编号形式; 2、对原理图的端口进行设置,可使用My Parts 窗口快捷调用Port 端口,My Part 的使用和 特殊元件的设置可以参考《Mentor Xpedtiion 从零开始做工程》P83,设置Port 即可, 注意由于本工程是采用的现有完整中心库,因此特殊元件已经被预先设置好,直接调用 即可。【符号的IN/OUT 等形状和方向不会影响原理图的电气连接,因此可以灵活使用】 3、保持当前原理图页打开,使用 工具-生成块符号 命令 生成符号的弹出窗口如下,直接点确定,即可打开符号块编辑界面 在自动生成的符号块的编辑界面中,可以修改对应的符号框大小,Pin 脚属性和位置, 方向等,其中Pin 脚类型可以忽略,不会对电气连接造成影响 修改完毕后,使用文件-关闭,即可保存退出该符号的编辑界面 4 、如下图,打开Databook 后选择1 处的CL 视图,再选择2 处的Symbol View ,展开3 处 的Local Symbol,就可以看到4 处刚刚编辑的a_switch.1 (可以鼠标右键再次编辑);使 用5 处的放置符号可以在原理图里放置该层次原理图模块,如6 处所示,放置后在7 处 可以看到新增了层次原理图,最后记得要在8 处对该模块进行命名,如Swich1 ; 5、打开工程自己的“BlockReUse”原理图页,如下图所示,该页使用了4 个相同的模块做复 用,选中其中的一个后,可以使用1 处的图标,也可使用鼠标右键菜单的Push (推送) 进入下一层原理图查看: 6、查看后可以使用1 处的图标进行返回,也可以直接关闭页面栏的书签页,注意ReUse 的 Block 中,所有位号不可重复,最好全部使用R?问号形式,最后由软件打包时统一编号; 7、层次原理图可以模块嵌套模块,在层次原理图中,只有具有“Global Signal Name”属性 Net 才能进行全局连接,其他所有网络都只在模块内部联通;模块外部的连线与普通的 原理图一致; 8、模块的布局和布线复用可以参考《Mentor Xpediton 从零开始做工程》P160 与P227,灵 活使用软件的选择过滤和智能复制 (Ctrl+C),可复用模块所有的布局与走线、铺铜等数 据; 9、层次原理图打印的PDF 可以清晰查看层次关系,点击模块后同样有Push 菜单 : PS1 :Mentor EEVX 的所有版本,只要安装64 位的软件,即可使用中心库的Reuse Block 功能,即将单独的原理图(整套)保存为一个Logic Only 的复用模块【仅原理图】;或者将 某个工程(如一个WIFI 小板卡)保存为一个Logic Physical 的复用模块【原理图+PCB】;该 操作需要直接在中心库中进行设置,方法相对简单直观。 (注意,这种方式必须用一个完整无误的工程才能进行操作,适合固定小模块较多的情况, 如DDR 模块、小系统核心模块、WIFI 模块、射频模块等,缺点是不能从复杂的PCB 里提取 一个小模块出来。) PS2 :从Mentor EEVX.2.1 开始,引入了一个新的Reuse 模块管理方式(Managed Block,即 可管理的模块),通过Publish (推送)操作,可以灵活地从某个复杂原理图中提取一个小模 块,直接将这个模块的原理图与 PCB (模块 PCB 区域可以自定义)保存到中心库中(不像 PS1 必须是整套原理图一起保存),该模块可以是Logic Only 也可以是Logic Physical,比原 有的Reuse Block 更加灵活,并且对原理图和PCB 的修改可再次更新同步到中心库,并应用 到别的子设计里。 (这种方式更加灵活,但使用起来操作步骤相对

文档评论(0)

jiupshaieuk12 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

版权声明书
用户编号:6212135231000003

1亿VIP精品文档

相关文档